1 Indique qué tipo de registro es y qué información tiene cada uno de los registros indicados a continuación: Registro de Instrucción, Puntero de pila, Registro de direcciones y Contador de programa.

### SOLUCIÓN

- Registro de Instrucción: Es un registro transparente al usuario que contiene la instrucción que se está ejecutando.
- Puntero de Pila: Es un registro de propósito específico que contiene la dirección de la cima de la pila.
- Registro de direcciones: Es un registro transparente al usuario que contiene la dirección de memoria a la que se está accediendo.
- Contador de Programa: Es un registro de propósito específico que contiene la dirección de la siguiente instrucción a ejecutar.
- 2 Se dispone de un texto almacenado en memoria que finaliza con el carácter NUL (código ASCII 0x00). El texto contiene palabras separadas por un único espacio en blanco (código ASCII 0x20). Se quiere procesar este texto almacenado y detectar las palabras que contengan alguna errata. Para ello, se dispone de una lista de palabras correctas almacenadas en la lista DICCIONARIO. Esta lista DICCIONARIO es una lista de punteros a palabras correctas formadas por bytes que acaban en un carácter blanco. El fin de la lista es un puntero a NUL 0x00000000.

Se pide programar en ensamblador del MC88110:

a) una subrutina COMPROBAR\_TEXTO (Texto, Diccionario, Erratas) que compare todas las palabras del texto con las del diccionario, y genere una lista ERRATAS con los punteros a las palabras del texto que no estén incluidas en el diccionario. Esta lista finalizará con el valor 0x00000000. (Ver ejemplo de la figura 1.). Los parámetros se pasan por dirección en la pila.

Se supondrá que existe la función de librería strcmp(str1,str2) que compara las cadenas de caracteres str1 y str2 y devuelve un 0 en r29 si son iguales o 1 si no lo son. Los parámetros se le pasan por dirección en la pila, y cada cadena de caracteres finaliza con un espacio en blanco (código ASCII 0x20).

b) la subrutina de librería strcmp(str1,str2)

Para la realización de este ejercicio se llevará a cabo el tratamiento del Marco de Pila descrito en clase y se supondrá que están definidas todas las macros que se han explicado en la parte teórica de la asignatura; que las subrutinas llamantes dejan disponibles todos los registros excepto r1, r30 (SP) y r31 (FP); que la pila crece hacia direcciones de memoria decrecientes y el puntero de pila apunta a la última posición ocupada (de la misma forma que se ha utilizado en el proyecto).

# SOLUCIÓN

a) Para recorrer el texto se creará una variable local en el marco de pila de la subrutina con la dirección en curso del texto. La subrutina recorre el texto, y para cada palabra recorre la lista del diccionario, llamando a strcmp con la entrada en curso del texto y la entrada en curso del diccionario. Previa a cada llamada a strcmp se salva la variable local, y después se recupera de la pila. Se continua el recorrido del diccionario hasta que las dos palabras sean iguales o se llegue al final del diccionario. En este último caso hay que insertar la dirección en curso del texto en la entrada correspondiente de la lista de erratas. Si se llega al final del texto hay que completar la lista de erratas insertando un 0.

```
COMPROBAR_TEXTO: PUSH(r1)

PUSH(r31) ; Se crea el marco de pila
or r31, r30, r30

ld r20, r31, 8 ; leer parametros: r20 = texto
ld r21, r31, 12 ; r21 = diccionario
ld r22, r31, 16 ; r22 = erratas
```

br AVANZATEX

FINTEX:st r0, r22, 4



```
Figura 1
      or r4, r0, 0x20 ; r4 contiene caracter en blanco ld r10, r20, 0 ; inic r10 (puntero a pal texto)
BUCTEX: ld.bu r15, r10, r0
      cmp r5, r15, r0; si palabra de texto tiene 0 ir a fin_texto
      bb1 eq. r5, FINTEX
      PUSH(r10)
                       ; pasar parametro dir str1 (palabra de texto) en pila
BUCDIC: ld r11, r21, r0; r11 = dir palabra diccionario
      cmp r5, r11, r0 ; si la entrada de diccionario es 0 ir a insertar errata
      bb1 eq, r5, ERRATA
      PUSH(r11)
                       ; pasar parametro dir str2 dir (palabra de diccio) en pila
      bsr STRCMP
                        ; comparar las dos palabras
      addu r30, r30, 4 ; eliminar parametro2 de pila
      cmp r5, r29, r0 ; si son distintas las palabras seguir buscando en diccio
      addu r21, r21, 4 ; avanzar puntero de lista diccionario
      bb1 eq, r5, BUCDIC
                         ; palabras iguales: ir a siguiente palabra de texto
      addu r30, r30, 4
                        ; antes, eliminar parametro1 de pila
                         ; avanzar puntero de texto a siguiente palabra
AVANZATEX: ld.bu r15, r10, r0
      cmp r5, r15, r4
                         ; si car no es blanco seguir avanzando
      addu r10, r10, 1
      bb1 ne, r5, AVANZATEX
      addu r10, r10, 1 ; inicializar puntero a principio de diccio
      br BUCTEX
ERRATA: st r10, r22, r0
      addu r22, r22, 4
```

; ir a avanzar palabra de texto

; insertar fin de lista de erratas

```
or r30,r31,r31
POP(r31)
POP(r1)
jmp(r1)
```

b) la subrutina de librería strcmp(str1,str2) puede programarse de la siguiente manera:

```
STRCMP: PUSH(r1)
        PUSH(r31)
                            ; Se crea el marco de pila
        or r31, r30, r30
        ld r21, r31, 8
                            ; leer parametros: r21 = dir str1
        ld r22, r31, 12
                            ; r22 = dir str1
        or r29,r0,r0
                            ; inicializar r29 a 0
        or r2, r0, 0x20
                            ; r2 contiene el espacio
                            ; inicializa a 0 desplazamiento por string
        or r3,r0,r0
BUCCMP: ld.bu r11, r21, r3
                            ; r11= caracter de str1
        ld.bu r12, r21, r3
                            ; r12= caracter de str2-
                            ; compara
        cmp r5, r11, r12
                            ; si son distintos finaliza
        bb0 eq, r5, DISTIN
                            ; si son iguales y además espacio, fin
        cmp r5, r11, r2
        bb1 2, r5, FINCMP
        addu r3, r3, 1
                            ; si son iguales, incrementar desplazamiento
        br BUCCMP
DISTIN: or r29, r29, 1
FINCMP: POP (r31)
        POP (r1)
        jmp(r1)
```

N=224 0'35€

# ESTRUCTURA DE COMPUTADORES RECUPERACIÓN DEL PRIMER PARCIAL (17 de Enero de 2011)

| Apellidos, Nombre | Nº de Matrícula | •• |
|-------------------|-----------------|----|

1 (5 puntos) Sea un computador cuya memoria es asíncrona y activa una señal WAIT mientras no haya terminado la operación solicitada.

a) Desglose en operaciones elementales a nivel RT la instrucción de dos palabras: PUSH /dir, procurando solapar operaciones elementales, e incluyendo el fetch de la siguiente instrucción. La pila crece en direcciones decrecientes y el SP apunta al último dato introducido en ella.

La operación PUSH requiere un predecremento del SP.

```
. AR<- PC; TMP<- PC+1 leer dirección (segunda palabra)
. DR<- M(AR), PC<- TMP Si WAIT ir a $;
. AR<- DR;
. DR<- M(AR); Si WAIT ir a $; leer dato a introducir en pila
. SP, AR<- SP-1; predecrementar SP
. M(AR)<- DR; Si WAIT ir a $; Escribir en pila
. ir a fetch

fetch: AR<- PC
. AR<- PC; TMP<- PC+1
. DR<- M(AR), PC<- TMP Si WAIT ir a $;
```

- b) Indique el tiempo necesario para un ciclo de reloj suponiendo que la unidad de control sea microprogramada, teniendo en cuenta que la operación elemental más larga dura 18 ut. y los retardos de algunos dispositivos son:
  - Multiplexores: 1 ut

RI<- DR; ir a CO

■ Acceso a Memoria de Control: 13 ut

■ Secuenciador de UC: 10 ut

• Decodificador: 3 ut

Para UC microprogramada, el tiempo de ciclo sería:  $Tck = Tr + Tdec + Top + Tsec + 2 \cdot Tr + Tmc + Tr = 3 + 18 + 10 + 13 = 44 ut$ 

Se supone despreciable el tiempo de acceso a un registro.

c) ¿Cuál sería el tiempo medio de ejecución de esta instrucción si la memoria principal en promedio necesita 2 ciclos de reloj?

 $Teje = 10 + 4 \ ciclos = 14 \ ciclos \cdot 44 \ ut/ciclo = 616 \ ut$ 

2 (5 puntos) Programe en ensamblador del 88110 la función descompacta que recibe cuatro parámetros en la pila:

- v: Es una matriz de enteros de m filas por n columnas almacenada por filas. Se pasa por dirección.
- p: Es una lista compacta que contiene elementos de una matriz. Se pasa por dirección. Cada uno de los elementos de la lista se compone de tres campos enteros:
  - elemento: Contiene el elemento que pertenece a la matriz.
  - fila: Indica la fila a la que pertenece el elemento. Las filas comienzan a numerarse en la posición 0.
  - columna: Indica la columna a la que pertenece el elemento. Las columnas comienzan a numerarse en la posición 0.

El final de la lista está indicado con el el valor -1 contenido en el campo fila.

- m: Es un entero que contiene el número de filas de la matriz v. Se pasa por valor.
- n: Es un entero que contiene el número de columnas de la matriz v. Se pasa por valor.

Esta función rellenará la matriz apuntada por v con los elementos que se pasan en la lista p y el resto de los elementos de la matriz serán nulos. Suponga que los datos que se pasan en la lista p son correctos, es decir, los campos de filas y columnas están dentro del rango de los parámetros m y n.

El resultado del ejemplo que se muestra en la figura será una matriz en la que su elemento (0, 5) contendrá el valor 15, el (1, 5) el valor 20 y el (4, 8) el valor 40. El resto de los elementos de la matriz serán 0.

| Р [ | 20 | 1 | 5 | 15 | 0 | 5 | 40 | 4 | 8 | 5 | -1 | -1 | İ |
|-----|----|---|---|----|---|---|----|---|---|---|----|----|---|
|-----|----|---|---|----|---|---|----|---|---|---|----|----|---|

### SOLUCIÓN

```
descompacta: 1d r20,r30,0
                              ; Se carga v
                              ; Se carga p
             ld r21,r30,4
             ld r4,r30,8
                              ; Se carga m
             ld r5, r30, 12
                              ; Se carga n
             mulu r4,r4,r5
             or r7,r0,r0
                              ; Se inicializa la matriz
             st r0,r20,r7
b_i:
                              ; resultado con todos sus
             addu r7, r7, 4
                              ; elementos a 0
             subu r4,r4,1
             cmp r6,r4,0
             bb1 ne, r6, b_i
bucle:
             ld r6,r21,0
                               ; Se carga elem
             ld r7, r21,4
                              ; Se carga fila
             cmp r9, r7, -1
                              ; Si es -1 se acaba
             bb1 eq, r9, fin
                              ; Se carga columna
             ld r8,r21,8
                               ; Se calcula la dirección
             mulu r7, r7, r5
                               ; del elemento
             addu r7,r7,r8
                               ; de la matriz
             mak r7, r7, 0<2>
                              ; Se almacena el elemento
             st r6,r20,r7
              addu r21,r21,12; Se pasa al siguiente
              br bucle
fin:
              jmp (r1)
```

## ESTRUCTURA DE COMPUTADORES SEGUNDO PARCIAL (17 de enero de 2011)

|   | 1   | l l |  |
|---|-----|-----|--|
| ı | l   | 1   |  |
|   | - 1 |     |  |
|   | ļ   | 1   |  |
|   | 1   | i   |  |

- 1 Sea una unidad de disco duro con las siguientes características:
  - 10 superficies con 3.000 pistas cada una (0-2.999).
  - Cada pista tiene 160 sectores (0-159).
  - Cada sector consta de 1.024 bytes de información neta y 1.280 de información bruta.
  - Velocidad de transferencia  $25,6\cdot10^6$  bytes/s.
  - El tiempo de mover la cabeza de una pista a otra consecutiva es  $10 \mu s$
  - El tiempo de estabilización de las cabezas es de 2 ms.
  - a) (1 punto) Calcule el tiempo medio de acceso de esta unidad.

$$t_{lat} = rac{Información\ por\ pista}{Velocidad\ de\ transferencia} = rac{1.280\ bytes/sector\cdot 160\ sectores/pista}{25,6\cdot 10^6\ bytes/s} = 8\ ms$$
  $ar{t}_{b\acute{u}sq} = ar{t}_{pos} + t_{est} = 0,01\cdot \overline{n}\ ms + 2\ ms = 0,01\cdot 1.500\ ms + 2\ ms = 17\ ms$   $ar{t}_{acc} = ar{t}_{b\acute{u}sq} + ar{t}_{lat} = 17\ ms + 4\ ms = 21\ ms$ 

b) (1 punto) Determine el número de sector absoluto (lógico) correspondiente a las coordenadas geométricas (CHS) (1.234, 5, 67) y las coordenadas geométricas del sector absoluto nº 654.321.

$$(1.234, 5, 67) \rightarrow 1.234 \times 160 \times 10 + 5 \times 160 + 67 = 1.975.267$$

$$\frac{654.321}{160 \cdot 10} = 408$$

$$654.321 \ mod \ 160 \cdot 10 = 1.521$$

$$\frac{1.521}{160} = 9$$

$$1.521 \ mod \ 160 = 81$$

$$641.853 \rightarrow (408, 9, 81)$$

c) (1 punto) Suponiendo que en el instante t=0 las cabezas de la unidad se encuentran al comienzo del sector 80 del cilindro 800, calcule en qué instante termina la operación de lectura del sector (1.600, 8, 100).

$$t_{b\acute{u}sq} = 0.01 \cdot n \ ms + 2 \ ms = 0.01 \cdot 800 \ ms + 2 \ ms = 10 \ ms$$

En t=10 ms se encuentra en el cilindro 1.600 y como gira a razón de una revolución cada 8 ms, habrá girado 1,25 vueltas, es decir 200 sectores. De este modo las cabezas están al comienzo del sector  $80 + 200 \mod 160 = 120$ .

Para alcanzar el sector 100, habrán de pasar 160 - 120 + 100 = 140 sectores. Si en 8 ms pasan 160 sectores, en 7 ms se encuentra al comienzo del sector objetivo y 0.05 ms después lo habrá leído.

$$t_{acc} = 10 \ ms + 7 \ ms + 0.05 \ ms = 17.05 \ ms$$

- 2 Sea un computador con una CPU capaz de ejecutar 1.000 MIPS y con un sistema de interrupciones de varios niveles de prioridad que permite anidamiento e inhibición selectiva y cuya secuencia de reconocimiento de interrupciones (SRI) tiene una duración equivalente a 5 instrucciones. Este computador, con ancho de palabra de 32 bits, dispone de una unidad de disco duro con las siguientes características:
  - Velocidad de transferencia: 16·10<sup>6</sup> bytes/s.
  - Tiempo medio de acceso: 4 ms.
  - Tamaño de bloque: 1.024 bytes.

El módulo de E/S de la unidad de disco opera mediante interrupciones con los siguientes parámetros:

- Buffer de 2 registros de datos de 32 bits.
- La rutina de inicio de operación consta de 200 instrucciones.
- La rutina de tratamiento de las interrupciones del disco duro consta de 45 instrucciones.
- La rutina de fin de operación consta de 100 instrucciones.
- a) (1 punto) Calcule cuánto dura una operación de E/S para la lectura de un sector en este dispositivo.

$$\begin{split} t_{inst} &= \frac{1}{10^9} s = 1ns \\ t_{op} &= t_{ini} + t_{acc} + t_{trans} + t_{int} + t_{fin} = \\ &= 200 t_{inst} + 4ms + \frac{1.024}{16 \cdot 10^6} s + (5 + 45) t_{inst} + 100 t_{inst} = \\ &= 200 ns + 4ms + 64 \mu s + 50 ns + 100 ns = 4.064.350 ns \end{split}$$

b) (1 punto) Determine cuántas instrucciones puede ejecutar como máximo la CPU antes de atender una solicitud de interrupción de la unidad de disco. Indique qué sucedería en el caso de que la CPU tardara más tiempo en atender la solicitud de interrupción.

$$t_{entre\_interrupciones} = \frac{2 \times 4}{16 \cdot 10^6} \frac{B}{B/s} = 500 ns$$
  
 $t_{int} = (5 + 45)t_{inst} = 50 ns$   
 $t_{respuesta} = 500 ns - 50 ns \equiv 450 instrucciones$ 

Si la CPU tardara más tiempo en responder, el módulo de E/S no tendría espacio para almacenar los nuevos datos enviados por el disco: estos se perderían y fallaría la operación de E/S.

Se desea conectar varias unidades de disco duro a este computador para usarlo como servidor de discos.

c) (1 punto) Determine cuál es el número máximo de discos que pueden operar simultáneamente.

Frecuencia de interrupciones 
$$HD = \frac{16 \cdot 10^6}{2 \times 4} \frac{B/s}{B/interr} = 2 \cdot 10^6 interr/s$$

Consumo de CPU HD = 
$$2 \cdot 10^6$$
 interr/s  $\times$  50 instrucciones/interr =  $100 \cdot 10^6$  instrucciones/s =  $100 \text{ MIPS}$ 

$$N\'umero\ de\ discos = \frac{1.000\ MIPS}{100\ MIPS} = 10$$

Este computador dispone también de una conexión a una red Ethernet con las siguientes características:

- Operación por acceso directo a memoria (DMA).
- Velocidad de transmisión de 1 Gigabit por segundo (10<sup>9</sup> bits/s).
- Buffer de 16 registros de datos de 32 bits.
- Las rutinas de inicio y fin de una operación de E/S para la transferencia de un bloque de datos constan de 200 y de 100 instrucciones respectivamente.
- La rutina de tratamiento de las interrupciones de la red Ethernet consta de 75 instrucciones.
- El protocolo de concesión y liberación de los buses dura 2 ns.
- El ciclo de acceso a memoria tiene una duración de 3 ns.
- d) (2 puntos) Calcule el porcentaje de tiempo de CPU que se consume durante una operación de E/S para transmitir un bloque de 1.024 bytes usando la técnicas de DMA por ráfagas.

$$\begin{array}{l} t_{op\_eth\_r\acute{a}faga} = t_{ini} + t_{acc} + t_{dma} + t_{trans} + t_{int} + t_{fin} = \\ = 200tinst + 0 + (2ns + 16 \times 3ns) + \frac{1.024 \times 8}{10^9}s + (5 + 75)t_{inst} + 100t_{inst} = \\ = 200ns + 0 + 50ns + 8.192ns + 80ns + 100ns = 8.622ns \\ t_{cpu\_eth\_r\acute{a}faga} = t_{ini} + N_{dma} \times t_{dma} + t_{int} + t_{fin} = 200ns + 0 + \frac{1.024}{16 \times 4} \times 50ns + 80ns + 100ns = 1.180ns \\ \%_{cpu\_r\acute{a}faga} = \frac{1.180ns}{8.622ns} \times 100 = 13,69 \% \end{array}$$

En el computador se está ejecutando un programa de predicción meteorológica que no realiza ninguna operación de E/S y que emplea 1 millón de instruciones en cada ciclo de simulación.

e) (2 puntos) Suponiendo que constantemente se encuentran operando 3 unidades de disco y también la red Ethernet, por la que se trasnmiten continuamente bloques de 1.024 bytes, determine cuántos pasos de simulación se ejecutan en un segundo (Desprecie el tiempo empleado por las rutinas de inicio y fin de operación de los discos para hacer este apartado.)

Cada disco consume un 10 % de la capacidad total de proceso (100 MIPS), de acuerdo con los cálculos realizados en el apartado c). Por su parte, la red Ethernet consume otro 13,69 %, según el apartado anterior, dando un total de  $3\times10+13,69=43,69$  % que deja el 56,31 % para la ejecución del programa de simulación que, traducido a instrucciones por segundo, resulta en  $1.000\times0,5631=563,1$  MIPS. Si cada paso de simulación consume 1 millón de instrucciones, en cada segundo se ejecutan 563,1 pasos.

- 1 Un computador cuenta con los dos formatos de representación siguientes :
  - Formato 1. Coma fija: 16 bits en complemento a dos con la coma entre los bits 5 y 6, por ejemplo 0100011011,101001.
  - Formato 2. Coma flotante: 16 bits, el bit superior es el signo, los seis siguientes el exponente, representado en exceso a 32 y los 9 siguientes la magnitud de la mantisa, que está representada en signo magnitud, con bit implícito y la coma a la derecha de éste.
  - a) Determine el rango y la resolución de ambos formatos.
- b) Dadas las representaciones de coma flotante A=H440B y B=H'BDDA, determine su valor decimal y represente ambos números en el formato de coma fija.
- c) Realice paso a paso la operación A+B en ambos formatos, dejando el resultado en el formato de partida. En el caso de coma flotante utilice dos bits de guarda y un bit retenedor, así como redondeo al más próximo.
  - d) Determine el error absoluto que se ha cometido en las operaciones anteriores.

### SOLUCIÓN

a) Rango y resolución de los formatos.

#### Formato 1.

$$\begin{cases} 1000 \ 0000 \ 00,00 \ 0000 \ \rightarrow \ -2^{-9} \\ 0111 \ 1111 \ 11,11 \ 1111 \ \rightarrow \ 2^9 - 2^{-6} \\ Rango = \left[ -2^{-9}, 2^9 - 2^{-6} \right] \end{cases}$$

 $Resolution = 2^{-6}$ 

#### Formato 2.

Exponente: [-32,31]. Como hay que reservar el exponente -32 para la representación del cero, el rango del exponente queda: [-31,31].

$$\begin{aligned} & \text{Mantisa:} \pm \left\{ \begin{array}{l} \textbf{1,000000000} & \to & 1 \\ \textbf{1,111111111} & \to & 2-2^{-9} \end{array} \right. \\ & Rango = \pm \left[ 1 \cdot 2^{-31}, (2-2^{-9}) \cdot 2^{31} \right] \cup 0 \\ & Resolution = 2^{-9} \cdot 2^{E} \end{aligned}$$

b) Valor decimal y reresentación en coma fija.

$$A = \text{H}^{3}440\text{B} = 0$$
 100010 000001011 = +1,000001011  $\cdot 2^{2} = 100,0001011 = 4,0859375$   
 $B = \text{H}^{3}\text{BDDA} = 1$  011110 111011010 = -1,111011010  $\cdot 2^{-2} = -0.011110110100 = -0.481445312$ 

#### Cambio al formato de coma fija:

```
A = 0000000100,000101 = \text{H'}0105

B = -0000000000,011110 = 11111111111,100010 = \text{H'}FFE2
```

c) Suma A + B.

#### Formato 1.

$$A + B = 0000000011,100111 = \text{H},00E7$$

#### Formato 2.

Los números a sumar son:

$$A = +1,000001011 \cdot 2^2$$
  $B = +1,111011010 \cdot 2^{-2}$ 

La diferecia de exponentes:  $E_A - E_B = 2 - (-2) = 4$  nos dice que hay que desplazar la mantisa de B cuatro lugares a la derecha. Si partimos de:

$$B = +1,111011010 \cdot 2^{-2}$$

Al desplazar cuatro lugares (teniendo en cuenta el bit retenedor queda:

$$B = +0,000111101 10 1 \cdot 2^2$$

Se realiza la suma de mantisas (resta):

| $M_A$  | + 1,000001011 00 0               |               |
|--------|----------------------------------|---------------|
| $+M_B$ | $-0,000111101\underline{101}$    |               |
| A + B  | $+0,111001101011 \cdot 2^{2}$    |               |
| A + B  | $+$ 1, 110011010 11 0 $\cdot$ 21 | Normalizacion |
| ,      | + 1                              | Redondeo      |
| A + B  | $+1,110011011010 \cdot 2^{1}$    |               |

$$A+B=$$
 +1,110011011  $\cdot$   $2^{1}=$  0 100001 110011011  $=$  H,439B

### d) Determinación del error.

Hacemos la suma en decimal.

$$A + B = 4,0859375 + (-0,481445312) = 3,604491188$$

Pasamos a decimal los resultados de las sumas y calculamos los errores:

### Formato 1.

$$A + B = 0000000011,100111 = 3,609375$$
  
 $Error = |3,604491188 - 3,609375| = 4,88 \cdot 10^{-3}$ 

#### Formato 2.

$$A+B=$$
 +1,110011011  $\cdot$  2<sup>1</sup> = 11,10011011 = 3,60546875   
  $Error=$  |3,604491188 - 3,60546875| = 9,78  $\cdot$  10<sup>-4</sup>

## ESTRUCTURA DE COMPUTADORES EXAMEN FINAL (18 de Enero de 2010)

### **PROBLEMAS**

- 1 a) Enumere las principales unidades que componen el computador Von Neumann indicando, muy brevemente, su función.
- b) Enumere y describa, muy brevemente, los distintos tipos en que se clasifican los registros de la CPU e indique un ejemplo de cada uno de ellos.

### SOLUCIÓN

a) Unidad Central de Proceso (CPU): Ejecuta las instrucciones y coordina el funcionamiento del computador. Está compuesta por la Unidad de Control, la Unidad Aritmético-Lógica y los Registros.

Memoria Principal: Almacena las instrucciones y los datos que constituyen los programas que ejecuta el computador.

Sistema de Entrada/Salida: Conjunto de Módulos de E/S que permiten la conexión del computador con los dispositivos periféricos.

Buses: Conjunto de líneas de información y control que permiten el intercambio de datos entre los distintos componentes del computador.

b) Registros de propósito general: Registros sin función específica y visibles por el programador que puede usarlos libremente referenciándolos en las instrucciones de forma explícita (Banco de registros).

Registros de propósito específico: Registros visibles por el programador que son usados por la Unidad de Control para realizar determinadas funciones, por lo que su uso está restringido a determinadas instrucciones que suelen referenciarlos de forma implícita (Contador de Programa, Registro de Estado, Puntero de Pila).

Registros transparentes: Registros no visibles por el programador y usados internamente por la Unidad de Control (Registro de Instrucción, Registro de Direcciones, Registro de Datos).

- 2 (1,5 puntos) Se tiene un formato de coma flotante de 16 bits cuyo bit superior representa el bit de signo, los siete siguientes el exponente expresado en exceso a 64 y los ocho bits siguientes la magnitud de la mantisa, radix 2, normalizada con bit implícito y con la coma a la derecha de dicho bit.
  - a) Determine el rango de representación del formato especificando cómo representaría el cero.
  - b) Dado el número A = H'493C determine su valor decimal.
  - c) Dado el número decimal B = -55,125 determine su representación en el formato dado.
  - d) Realice la operación A+B utilizando 2 bits de guarda, bit retenedor y redondeo al más próximo.

# SOLUCIÓN

a) Rango del formato.

Exponente: Como está representado en exceso a 64 su rango es [-64, 63]. Como el formato tiene bit implícito, hay que reservar un valor del exponente para la representación del cero. Reservamos el valor -64 (todo ceros). Por lo tanto, el rango del exponente es [-63, 63].

Mantisa: Como está representada en signo magnitud su rango es simétrico, siendo:

Mantisas positivas: 
$$\left\{ \begin{array}{lll} \textbf{1,00000000} & \rightarrow & 1 \\ \textbf{1,11111111} & \rightarrow & 2-2^{-8} \end{array} \right.$$

El rango es:  $\pm [1 \cdot 2^{-63}, (2^{-2^{-8}}) \cdot 2^{63}] \cup 0$ 

b) Valor decimal de un número.

$$A = \text{H'493C} = 0100 \ 1001 \ 0011 \ 1100 = +1,00111100 \cdot 2^9 = +1001111000 = +632$$

c) Representación de un número decimal.

$$A = -55,125 = -00110111,001 \cdot 2^0 = -1,10111001 \cdot 2^5$$

Quedando en el formato B = 1 1000101 10111001.

### d) Suma A + B.

Determinamos la diferencia de exponentes:  $E_A - E_B = 9 - 5 = 4$ . Hay que desplazar la mantisa de B cuatro lugares a la derecha.

Como se usan dos bits de guarda y un retenedor, partimos de  $M_B=1,10111001\,000$ . Al desplazarla cuatro lugares a la derecha queda:  $M_B=0,00011011\,101$ .

Restamos las mantisas:

$$A = +1,00111100 000 \cdot 2^{9}$$

$$B = -0,00011011 101 \cdot 2^{9}$$

$$A + B = +1,00100000 101 \cdot 2^{9}$$

$$+0,00000000 100 \cdot 2^{9}$$
Redondeo
$$+1,00100000 \cdot 2^{9}$$

$$A + B = +1,00100000 \cdot 2^9 = 0$$
 1001001 00100000 = H4920

3 (2,5 puntos) Una tabla contiene elementos que indican el coste de una llamada telefónica. Cada entrada de la tabla contiene dos enteros: el primero es el número de teléfono que ha realizado la llamada; el segundo entero contiene el coste de dicha llamada. La tabla no está ordenada y finaliza cuando el campo teléfono contiene el valor 0.

Se desea generar una segunda tabla, del mismo formato que la anterior, que contenga los números de teléfono con el coste acumulado de todas las llamadas de la primera tabla. Para ello se supondrá que existe una subrutina de biblioteca que realiza la búsqueda de un elemento en la tabla:

dir\_elem = BUSCAR(Tabla, Elem)

- Tabla: Es la Tabla en la que se desea realizar la búsqueda. Se pasa por dirección.
- Elem: Es el número de teléfono (entero) que se desea buscar en la tabla. Se pasa por valor. Ambos parámetros se pasan en la pila.

Esta subrutina devuelve en el registro r29 se devuelve la dirección de la entrada de la tabla donde se ha encontrado el nº de teléfono buscado o el valor 0xfffffff si no se ha encontrado.

Se pide realizar las siguientes subrutinas en ensamblador del MC88110:

- a) INSERTAR(Tabla, Elem) genera una entrada del elemento Elem en la tabla Tabla. El total de la nueva entrada es 0. Los parámetros se pasan en la pila y se devuelve en r29 la dirección de comienzo de la nueva entrada.
- b) ACTUALIZAR (Resumen, Llamadas) genera la tabla Resumen a partir de la tabla Llamadas. Ambas tablas se pasan por dirección. Esta rutina podrá hacer uso de las otras dos rutinas mencionadas en el enunciado.

Se supondrá que están definidas todas las macros que se han explicado en la parte teórica de la asignatura, que la subrutina llamante deja disponibles todos los registros excepto r1, r30 (SP) y r31 (FP); que la pila crece hacia direcciones de memoria decrecientes y el puntero de pila apunta a la última posición ocupada (de la misma forma que se ha utilizado en el proyecto). A modo de ejemplo a continuación se muestra la tabla inicial y la tabla resultado.

# TABLA INICIAL (Llamadas)

| (         | ,     |
|-----------|-------|
| Teléfono  | Coste |
| 609609609 | 12    |
| 601601601 | 10    |
| 609609609 | 8     |
| 609609609 | 10    |
| 0         | 3.5   |

# TABLA RESULTADO

| (resumen)      |       |  |  |  |  |  |
|----------------|-------|--|--|--|--|--|
| $Tel \'e fono$ | Total |  |  |  |  |  |
| 609609609      | 30    |  |  |  |  |  |
| 601601601      | 10    |  |  |  |  |  |
| 0              | 35    |  |  |  |  |  |

MACRO (ra)

r30,r30,4

subu

PUSH:

### SOLUCIÓN

La subrutina INSERTAR recorre la tabla resumen hasta que se encuentra el indicador de final de tabla. Cuando ha llegado al final de la tabla se añade una nueva entrada cuyo teléfono es el que se ha pasado como parámetro y el total es 0. Puesto que el registro r29 se ha utilizado para recorrer la tabla, al finalizar la subrutina este registro contendrá la dirección de la entrada que se ha añadido.

La subrutina ACTUALIZAR crea un marco de pila para contener dos variables locales enteras: el puntero que recorre la tabla de llamadas y el número de teléfono que está evaluando. La subrutina recorre la tabla de llamadas hasta que encuentra el indicador de final de tabla. Para cada una de las entradas invoca a la subrutina BUSCAR. Si dicha subrutina devuelve -1, indica que no existe la entrada con el nº de teléfono que se ha pasado como parámetro. En este caso se invoca a INSERTAR para generar una nueva entrada en la tabla resumen. Cuando se alcanza la instrucción asociada a la etiqueta CONT, el registro r29 contendrá la dirección de la entrada del nº de teléfono que se está tratando, tanto si ya existía en la tabla resumen, como si se ha tenido que insertar una nueva entrada. En cualquiera de los dos casos se suma el coste al total de la entrada de la tabla resumen y se pasa al siguiente elemento. Al finalizar la subrutina se deshace el marco de pila y se retorna.

```
ra, r30,0
        st
  ENDMACRO
POP:
        MACRO (ra)
              ra,r30,0
               r30,r30,4
        addu
  ENDMACRO
TABLA_INICIAL: data 609609609, 10, 601601601, 1, 609609609, 20
               data 607607607,2, 0
TABLA_RESULTADO: res 400
PPAL:
          or r30,r0,65532
          or r20,r0,low(TABLA_INICIAL)
          or.u r20,r20,high(TABLA_INICIAL)
          PUSH(r20)
          or r20,r0,low(TABLA_RESULTADO)
          or.u r20,r20,high(TABLA_RESULTADO)
          PUSH(r20)
          bsr ACTUALIZAR
          stop
INSERTAR: 1d r29, r30, r0
                                  ; r20 contiene el puntero a la tabla
          ld r4, r30, 4
                                  : r4 contiene el elemento
BUC_INS:
          ld r5, r29, r0
          cmp r6, r5, r0
          bb1 eq, r6, FIN_INS
          add r29,r29,8
                                  ; Se incrementa el puntero
          br BUC_INS
FIN_INS:
          st r4,r29,r0
                                  ; Se inserta el elemento con total = 0
          st r0,r29,4
                                  ; El total es 0
          st r0,r29,8
                                  ; Se pone la marca de fin de tabla
          jmp (r1)
```

```
ACTUALIZAR: PUSH(r1)
                                 ; Se guarda la dir. de retorno
            PUSH(r31)
                                 ; Se crea el marco de pila con dos var.
          or r31,r30,r30
                                 ; locales: el puntero a la tabla de llamadas
          subu r30,r30,8
                                 ; y el nº. tlf. de la entrada en curso.
          ld r20,r31,12
                                 ; Se carga tabla llamadas
BUC_ACT:
         ld r5,r20,r0
                                  ; Se carga elemento
          cmp r6, r5, r0
          bb1 eq, r6, FIN_ACT
          st r20,r31,-4
                                  ; Guarda puntero a tabla en una var. local
                                  ; Guarda elemento en una var. local
          st r5,r31,-8
          PUSH(r5)
          ld r20,r31,8
          PUSH(r20)
                                  ; Se busca la entrada en la tabla resumen
          bsr BUSCAR
          add r30,r30,8
          cmp r6, r29, -1
                                  ; Si r29 no es -1 se suma al total
          bb1 ne, r6, CONT
                                  ; Si no está, se inserta el nº en la tabla resumen
          ld r5,r31,-8
          PUSH(r5)
          ld r20,r31,8
          PUSH(r20)
          bsr INSERTAR
CONT:
          ld r20,r31,-4
                                  ; Se recupera el puntero a la tabla de llamadas
          ld r6,r20,4
                                  ; Se carga el coste de la tabla de llamadas
          ld r7,r29,4
                                 ; Se carga el total de la tabla resumen
          add r6, r6, r7
                                  ; Se suma y se almacena en la tabla resumen
          st r6,r29,4
          add r20,r20,8
                                  ; Se actualiza el puntero de la tabla de
          br BUC_ACT
                                  ; llamadas
FIN_ACT:
          or r30,r31,r31
                                  ; Se deshace el marco y se retorna
          POP(r31)
          POP(r1)
          jmp(r1)
```

- 4 (2,5 puntos) Sea una unidad de disco duro de brazo móvil con las siguientes características:
  - 20 superficies, 20.000 cilindros y 200 sectores por pista.
  - Sectores de 1.250 bytes de información bruta y 1.024 bytes de información neta.
  - Velocidad de rotación: 12.000 rpm.
  - Tiempo que emplea en mover la cabeza de una pista a otra consecutiva: 0,001 ms.
  - Tiempo de estabilización de las cabezas: 2 ms.
  - a) Calcule los siguientes datos de la unidad de disco:
    - a.1) Capacidad neta y bruta.
    - a.2) Velocidad de transferencia.
    - a.3) Tiempo medio de acceso a un sector.
- b) Se conecta esta unidad a un computador de 32 bits con un procesador capaz de ejecutar 500 MIPS con un módulo de E/S que dispone de un registro de datos de 32 bits.

Considerando el tiempo medio de acceso calculado anteriormente como tiempo total de la operación de entrada/salida, calcule el tiempo que dedica la CPU a la lectura de un sector en los casos siguientes:

- **b.1**) Cuando opera mediante E/S programada.
- **b.2)** Cuando opera mediante interrupciones.
- b.3) Cuando opera mediante robo de ciclo aislado.

Suponga que:

- En todos los casos, la rutina de programación de una operación de entrada/salida tiene 100 instrucciones.
- El tiempo que emplea la Secuencia de Reconocimiento de Interrupción es equivalente a la ejecución de 4 instrucciones.
- En todos los casos, la Rutina de Servicio de Interrupción tiene 20 instrucciones.
- El tiempo de un ciclo de acceso a memoria principal es de 5 ns.
- El protocolo de concesión/liberación de buses consume un total de 2 ns.

## SOLUCIÓN

- a) (1 punto)
- a.1) Se calcula el número de sectores del disco:

 $sectores = 20 \; superfices \cdot 20.000 \; pistas/superfice \cdot 200 \; sectores/pista = 80.000.000 \; sectores = 8 \cdot 10^7 \; sectores = 10^7 \; sec$ 

Capacidad bruta = 
$$8 \cdot 10^7$$
 sectores · 1.250 bytes/sector =  $1 \cdot 10^{11}$  bytes

Capacidad neta =  $8 \cdot 10^7$  sectores · 1.024 bytes/sector  $\approx 80$  Gbytes

a.2) En cada revolución se recorre una pista:

$$v_{transf} = \frac{12.000 \; pistas/minuto}{60 \; s/minuto} \times 200 \; sectores/pista \cdot 1.250 \; bytes/sector = 5 \cdot 10^7 \; bytes$$

a.3) Se calcula considerando el tiempo medio de búsqueda y de latencia:

$$ar{t}_{b\acute{u}sq} = 0,001 \; ms \cdot \overline{cilindros} + 2 \; ms = 0,001 \cdot 10.000 \; ms + 2 \; ms = 12 \; ms$$

$$ar{t}_{lat} = \frac{60 \; s/minuto}{12.000 \; pistas/minuto \cdot 2} = 2,5 \; ms$$

$$ar{t}_{acc} = 12 \; ms + 2,5 \; ms = 14,5 \; ms$$

- **b)** (1,5 puntos)
- b.1) En el caso de E/S programada el porcentaje es del 100 %. Es decir los 14,5 ms.
- b.2) En el caso de operación mediante interrupciones, el módulo de entrada/salida solicitará 256 interrupciones para transferir los 1024 bytes del sector. Además hay que contabilizar la rutina de inicio de operación.

$$t_{ocupCPU} = \frac{100 \ instrucciones + 256 \ interrupciones \times (4+20) \ instrucciones/interrupción}{5 \cdot 10^8 \ instrucciones/s} = 12,488 \ \cdot 10^{-6} \ s$$

b.3) En el caso de operación mediante robo de ciclo aislado, el módulo de entrada/salida solicitará 256 veces los buses para transferir los 1024 bytes del sector. Además hay que contabilizar la rutina de inicio de operación y la interrupción de finalización.

Cada vez que el módulo de entrada/salida solicita los buses la CPU se detiene durante 7 ns.

$$t_{ocupCPU} = \frac{100 \ instrucciones}{5 \cdot 10^8 \ instrucciones/s} + 256 \ robos \times 7 \cdot 10^{-9} \ s/robo + \frac{(4+20)instrucciones}{5 \cdot 10^8 \ instrucciones/s} = 2.040 \ ns$$

- 5 (2,5 puntos) Sea un computador con una unidad de control microprogramada, con 4 registros temporales (TMP1 a TMP4) y con un microcontador para poder realizar microbucles. La memoria principal es asíncrona, activa una señal READY cuando acaba el acceso solicitado, y es direccionable a nivel de byte. Se quiere dotar a este computador de instrucciones múltiples que operan con operandos vectoriales. Entre ellas, la instrucción de una palabra PUSHM #n, [.Ri]. Esta instrucción introduce en pila #n palabras de memoria apuntadas por el registro .Ri, cuyo valor no queda modificado tras la instrucción. El puntero de pila crece hacia direcciones decrecientes de memoria y apunta al último dato introducido en pila.
  - a) Microprograme a nivel RT la instrucción PUSHM #n, [.Ri], especificando cómo se resolvería:
  - el incremento de direcciones de memoria si el direccionamiento es a nivel de byte.
  - la carga del dato inmediato #n en el microcontador.
- b) Indique qué modificaciones habría que realizar en el microprograma del apartado anterior si la unidad de control tuviese pipeline del tipo RC-RD (Registro de Control-Registro de Direcciones).

## SOLUCIÓN

- a) El funcionamiento de la pila es tal que este PUSHM debe realizar un predecremento del puntero de pila SP.
  - el incremento de direcciones de memoria si el direccionamiento es a nivel de byte requiere que se éstas se vayan incrementando de 4 en 4. Como no se especifican las operaciones de la ALU, supondremos por sencillez que existe la operación x+4. Si sólo existiera la operación de incremento, se podría implementar un microrutina que sume un 4 a base de ir incrementando, a la que se llamaría cada vez que se necesitara incrementar un puntero de dirección.
  - la carga del dato inmediato #n en el microcontador se puede resolver por hardware si hay un multiplexor a la entrada del microcontador que permite cargar el dato inmediato no sólo desde microintstrucción, sino también desde el campo #n del Registro de Instrucción. La señal de control de este mux se debe añadir al conjunto de señales de control del computador.

En el microprograma de la instrucción PUSHM hay que tener en cuenta que se debe hacer una copia del registro Ri en un registro temporal que sirva de puntero, puesto que Ri no debe modificarse al final de la instrucción. Un posible microprograma puede ser el siguiente:

```
p1.- .Ri <- TMP, n -> mcont, si mcont=0 ir a fetch (f1)
p2.- TMP1 -> AR;
p3.- M(AR) -> DR, si no RDY ir $ ; leer dato del vector
p4.- SP-4 ->SP, AR ; preincrementar SP
p5.- DR <- M(AR), si no RDY ir $ ; escribir dato de pila en [.Ri]
p6.- TMP1+4 -> TMP1 ; dec mcont; si mcont<>0 ir a p2
p7.- ir a fetch (f1)

fetch:
f1.- PC -> AR, PC+4 -> TMP1
f2.- M(AR) -> DR, si no RDY ir $; TMP1 -> PC
f3.- RI <- DR, jmp CO
```

b) El pipeline RC-RD ejecuta la siguiente mI tras los microsaltos. Por ello, tras las microinstrucciones p1, p3, p6, p7, f2 y f3 bastaría con añadir microinstrucciones de nooperación. Una solución más eficiente trataría de ejecutar algo útil, o de no tener que añadir una palabra de memoria de control.

# Nº 216 0,25 cts

ESTRUCTURA COMPUTADORES 1er PARCIAL (2-11-10)



# ESTRUCTURA DE COMPUTADORES PRIMER PARCIAL (2 de Noviembre de 2010)

### PROBLEMAS 1

- ${f 1}$  (1 punto) Indique, justificando su respuesta, si las siguientes afirmaciones son verdaderas o falsas:
- a) La arquitectura von Neumann en la que se basan los computadores tradicionales consiste en tener almacenados los datos separados de las instrucciones en memorias distintas.

Falso. Se caracteriza por tener en una memoria almacenados tanto instrucciones como datos.

a) El registro de estado es un registro transparente al usuario, ya que éste no tiene por qué utilizarlo en las instrucciones máquina.

Falso. Es un registro de propósito específico. El usuario puede ejecutar por ejemplo instrucciones de salto condicional para ver algunas condiciones.

a) La unidad de control necesita como entrada el registro contador de programa, para saber cuál es la instrucción que debe ejecutar a continuación.

Falso. La unidad de control necesita conocer la instrucción, que se encuentra en el registro de instrucción.

a) El registro de direcciones de memoria es un registro de propósito general que puede contener tanto direcciones como datos.

Falso. Es un registro transparente al usuario, que tan sólo puede tener direcciones.

- 2 (2,5 puntos) Programe en ensamblador del 88110 la función mapa que recibe dos parámetros en la pila:
  - v: Es un vector que contiene direcciones de comienzo de cadenas de caracteres. La dirección 0 indicará el final del vector cuyo tamaño nunca será superior a 32 elementos. Se pasa por dirección.
  - str: Es una cadena de caracteres que se pasa por dirección.

Esta función devolverá en r29 una máscara que contendrá en el bit i-ésimo un 1 si la cadena str es igual a la cadena apuntada por el elemento i-ésimo del vector o 0 en caso contrario. Se recuerda que el formato de la instrucción para poner un campo de bits a 1 es set rD,rS1,W5<05> o set rD,rS1,rS2. En este último caso los bits 9-5 y 4-0 de rS2 se toman como los campos W5 (ancho del campo de bit) y 05 (bit origen del campo de bit) respectivamente.

Se supondrá que existe la función de librería strcmp(str1,str2) que compara las cadenas de caracteres str1 y str2 y devuelve un 0 en r29 si son iguales o 1 si no lo son. El resultado de invocar a la función mapa cuando el parámetro str contiene el valor luis y V es el vector que aparece en la figura es: r29 = 0x00000005.



# SOLUCIÓN

Para recorrer el vector se crearán tres variables locales en el marco de pila de la subrutina: el índice del bit que hay que poner a 1 en caso de que la entrada del vector sea igual a str (posición -12); la máscara que será el resultado de la subrutina (posición -8); y la dirección en curso del vector v (posición -4). La función recorre el vector llamando a strcmp con la entrada en curso del vector y el parámetro str. Previamente a la llamada se habrán salvaguardado las variables locales en sus lugares correspondientes del marco de pila y después de la llamada se recuperan de la pila. Si son iguales se pone a 1 el bit indicado en los cinco bits menos significativos de r4.

```
PUSH(r1)
mapa:
        PUSH(r31)
        subu r30,r30,12
                            ; Se reservan tres variables locales:
                            ; -12: bit que hay que poner a 1
                            ; -8: máscara resultado
                            ; -4: dirección en curso del vector v
        or r3,r0,r0
        ld r20,r31,8
        or r4, r0, 0x20
                            ; Se inicializa W5 a 1 y 05 a 0
bucle:
        st r4,r31,-12
        st r3,r31,-8
        st r20,r31,-4
        ld r21,r20,r0
                            ; Si la entrada es 0 se finaliza.
        cmp r5,r21,r0
        bb1 eq,r5,fin
        PUSH(r21)
                            ; Se pasa la entrada del vector
        ld r21,r31,12
                            ; Se pasa str
        PUSH(r21)
        bsr strcmp
        addu r30,r30,8
                            ; Se eliminan los parámetros
        ld r3,r31,-8
                            ; Se recupera la máscara resultado,
        ld r20,r31,-4
                            ; el puntero en curso a v y
        ld r4,r31,-12
                            ; el bit que hay que poner a 1
        cmp r5,r29,r0
        bb1 eq,r5,no_iguales
        set r3,r3,r4
                            ; Se pone a 1 el bit que corresponde
no_iguales: addu r4,r4,1
                            ; Siguiente bit
        addu r20,r20,4
                            ; Siguiente elemento del vector
        br bucle
        or r29,r3,r3
fin:
        or r30,r31,r31
        POP(r31)
        POP(r1)
        jmp(r1)
```

**3** (2 puntos) Programe en ensamblador del 88110 los fragmentos de la subrutina SUBRUTINA que se detallan a continuación:

- a) Marco de pila: Creación del marco de pila incluyendo la inicialización de las variables locales.
- b) Fragmento 2: Llamada a la subrutina funcion incluyendo el paso de los tres parámetros por valor y en la pila. Suponga que en el Fragmento 2 se hace uso de los registros r5, r6, r7, r8, r9 y r10; que r9 y r10

contienen información relevante para el Fragmento 3; y que la subrutina llamante, SUBRUTINA, deja disponibles todos los registros excepto r1, r30 (SP) y r31 (FP).

c) Fin: Retorno al programa llamante, incluyendo la destrucción del marco de pila.

### SOLUCIÓN

a) Fragmento 1. Creación del marco de pila:

```
SUBRUTINA: PUSH (r1) ; Salva en la pila la dirección de retorno
PUSH (r31) ; Salva en la pila el puntero de marco de pila
or r31, r30, r30 ; Crea puntero de marco de pila
subu r30, r30, 8 ; Crea espacio en la pila para las variables locales
st r0, r31, -4 ; Inicializa vl_a=0
st.b r0, r31, -5 ; Inicializa vl_b=0
or r2, r0, 45
st.b r2, r31, -6 ; Inicializa vl_c=45
```

Estado en que queda la pila:



b) Fragmento 2. Llamada a la subrutina funcion:

```
      PUSH (r9)
      ; Salva registro r9

      PUSH (r10)
      ; Salva registro r10

      ld r2, r31, -4
      ; r2=vl_a

      PUSH (r2)
      ; 3er parámetro: vl_a

      ld r2, r31, 12
      ; r2=p2

      PUSH (r2)
      ; 2° parámetro: p2

      PUSH (r0)
      ; 1er parámetro: 0

      bsr FUNCION
      ; llamada a la subrutina
```

c) Fragmento 3. Retorno:

| or r30, r31, r31 | ; | Destrucción de variables locales          |
|------------------|---|-------------------------------------------|
| POP (r31)        | ; | Recuperación del puntero de marco de pila |
| POP (r1)         | ; | Recuperación de la dirección de retorno   |
| jmp (r1)         | ; | Retorno                                   |

4 (2 puntos) En la figura adjunta se muestra el cronograma de las señales de control que se activan en un computador con palabras y direcciones de 16 bits y direccionamiento a nivel de byte, durante la ejecución de una instrucción de las 250 de que consta su repertorio de instrucciones. La Unidad de control de este computador es cableada y el Banco de Registros (BR) contiene 15 registros de propósito general (R0 a R14).

EC-nov10



- a) Represente a nivel RT (transferencia entre registros) las operaciones elementales que se producen en cada uno de los diez ciclos de esta ejecución.
- b) Explique qué ciclos corresponden a la fase de fetch y cuales a la fase de ejecución. ¿Por qué en el ciclo 5 no se activa ninguna de las señales de control?
- c) A partir de la representación del apartado a), determine de qué instrucción se trata y qué operaciones realiza. Indique su formato, sus operandos y los modos de direccionamiento de estos.

# **SOLUCIÓN**

a) Las operaciones elementales, correspondientes a los ciclos representados en el cronograma, son las siguientes:

- 1: AR ← PC
- 2:  $PC \leftarrow PC+2$

Comienza ciclo de lectura

- 3:  $DR \leftarrow M(AR)$
- 4: IR  $\leftarrow$  DR
- 5: No se activan señales de control
- 6: AR, R2  $\leftarrow$  R2-2
- 7: Comienza ciclo de lectura
- 8:  $DR \leftarrow M(AR)$
- 9: Rtemp ← R1+DR Actualizar SR
- 10: R1 ← Rtemp
- b) La fase de fetch de la instrucción se corresponde con los cuatro primeros ciclos del cronograma y la fase de ejecución con los ciclos 6 a 10. En el ciclo 5 no se activan las señales de control porque éste se utiliza en la decodificación de la instrucción.
- c) Esta instrucción decrementa el registro R2, que contiene una dirección de Memoria ya que se carga también el resultado en el registro AR. La lectura de Memoria obtiene el dato, que se suma con el contenido del registro R1, actualizando el registro de estado. Finalmente, el resultado de la suma se carga en el registro R1. Se trata, por lo tanto, de una instrucción aritmética que suma los contenidos de un registro y de una dirección de Memoria, con predecremento, cargando el resultado en el registro. La instrucción, sus operados y direccionamientos son:

Es una instrucción de una palabra, ya que no se incrementa el PC en la fase de ejecución. Puesto que las palabras son de 16 bits, el juego de instrucciones consta de 250 instrucciones y el Banco de Registros contiene 15 registros, su formato es:

| C.O. | Registro | Registro |
|------|----------|----------|
| 8    | 4        | 4        |

5 (2,5 puntos) Sea un computador cuyo tiempo de ciclo es de 15 ut y el tiempo de acceso a memoria es de 40 ut. Microprograme a nivel RT la instrucción de dos palabras que se indica a continuación, indicando qué microinstrucciones pertenecen a cada una de las fases de ejecución de la instrucción: CALL /1000, e incluyendo el fetch de la siguiente instrucción. Suponga que la pila crece en direcciones crecientes de memoria y el puntero de pila apunta a la última palabra introducida. Indique el tiempo total de ejecución de dicha instrucción.

# SOLUCIÓN

El microprograma de la instrucción CALL /1000, procurando solapar operaciones elementales puede ser el siguiente:

- . Decodificación
- . AR <- PC ; leer dirección (segunda palabra)
- . DR  $\leftarrow$  M(AR), PC++
- . TMP1 <- DR ; guardar en registro temporal la dirección de salto
- . AR, SP <- SP++; preincrementar SP
- . DR <- SP
- . DR -> M(AR); guardar en pila la dirección de retorno
- . PC, AR <- TMP1; saltar y fetch (solapado un ciclo)
- . DR <- M(AR), PC++
- . RI <- DR, ir a CO

La memoria necesitaría 3 ciclos para operar, ya que su tiempo de acceso es 40 ut y el del ciclo de reloj es 15 ut.

 $Teje = (10+3\cdot 2) \ ciclos = 16 \ ciclos \cdot 15 \ ut/ciclo = 240 \ ut$ 

N=222 0'15 €

### ESTRUCTURA DE COMPUTADORES SEGUNDO PARCIAL (14 de diciembre de 2010)

|   | 1 | l |   |
|---|---|---|---|
|   | İ |   |   |
| ĺ |   |   |   |
|   |   |   | L |

| Apellidos, | Nombre | <br>Nº | de Matrícula |
|------------|--------|--------|--------------|
|            |        |        |              |

- 1 Se tiene un PC con una unidad de disco duro con las siguientes características:
  - 6,25 GBytes.
  - 16 superficies con 2.048 pistas cada una (0-2.047).
  - Cada pista tiene 200 sectores (0-199).
  - Cada sector consta de 1.024 bytes de información neta y 1.280 de información bruta.
  - · Velocidad de rotación 6.000 rpm.
  - En el movimiento de la cabeza de una pista a otra se tarda  $0.025 \cdot n + 2 \text{ ms}$ , donde n es el número de pistas que separan la pista origen y la destino.
  - a) (1 punto) Calcule el tiempo de acceso medio de esta unidad de disco.

$$t_{macc} = t_{mpos} + t_{est} + t_{mlat} = \frac{2.047 \times 0,025}{2} + 2 + \frac{60}{6.000 \times 2} = 25,5875 + 2 + 5 = 32,5875 \ ms$$

b) (1 punto) Determine el número de sector absoluto (lógico) correspondiente a las coordenadas geométricas (CHS) (1.234, 5, 67) y las coordenadas geométricas del sector absoluto nº 641.853.

$$(1.234, 5, 67) \Rightarrow 1.234 \times 200 \times 16 + 5 \times 200 + 67 = 3.949.867$$
 $641.853 \div (200 \times 16) = 200$ 
 $641.853 \div 200 = 9$ 
 $641.853 \Rightarrow (200, 9, 53)$ 
 $641.853 \Rightarrow (200, 9, 53)$ 

c) (1 punto) Suponiendo que en el instante t=0 las cabezas de la unidad se encuentran sobre el sector 100 del cilindro 1.800, calcule en qué instante termina una operación de lectura del setor (1.200, 8, 60) que comienza en el instante t=13 ms.

El tiempo que tarda el disco en dar una vuelta es  $t_{vuelta} = \frac{60}{5000}$  s = 10 ms. El tiempo que emplea en recorrer un sector es 10/200=0.05 ms.

La operación de E/S comienza en el instante t=13 ms. Su tiempo de búsqueda es  $(1.800-1.200)\times0,025+2$  = 17 ms. Durante los 13 + 17 = 30 ms el disco da 3 vueltas completas dejando las cabezas situadas nuevamente sobre el sector 100. El tiempo de latencia correspondiente al sector 60 es  $(200-100+60)\times0,05=8$  ms. Por tanto, la operación de lectura termina en el instante t = 13 + 17 + 8 + 0,05 = 38,05 ms.

2 Sea un computador con una CPU capaz de ejecutar 1.000 MIPS y con un sistema de interrupciones de varios niveles de prioridad que permite anidamiento e inhibición selectiva y cuya secuencia de reconocimiento de interrupciones (SRI) tiene una duración equivalente a 5 instrucciones. Este computador, con ancho de palabra de 32 bits, tiene conectado una pantalla gráfica.

Las características de la pantalla gráfica y de su módulo de E/S son las siguientes:

- Resolución 625×400 píxeles, 2<sup>32</sup> colores por píxel y frecuencia de refresco vertical 100 Hz. Es decir, su velocidad de transferencia es de 10<sup>8</sup> bytes/s y su tamaño de bloque 10<sup>6</sup> bytes.
- Registro de datos de 32 bits.

a) (1 punto) Calcule el número máximo de instrucciones que puede tener la rutina de tratamiento de interrupciones (RTI) de este dispositivo.

Página 2 de 3

$$Frecuencia\ de\ interrupciones = rac{10^8\ B/s}{4\ B/interr} = 25\cdot 10^6\ interr/s$$

$$25 \cdot 10^6 \ interr/s \times (5+X) \ instr/interr \le 10^9 \ instr/s$$
 
$$125 + 25 \cdot X \le 1000$$
 
$$X \le 35$$

Este computador dispone de un disco duro con las siguientes características:

- Velocidad de transferencia: 16·10<sup>6</sup> bytes/s.
- Tiempo de acceso: 4 ms.
- Buffer de 4 registros de datos de 32 bits.
- Tamaño de bloque: 1024 bytes.
- b) (1 punto) Si ambos dispositivos están conectados por interrupciones, determine cuál de los dos deberá tener más prioridad.

Frecuencia de interrupciones 
$$HD = \frac{16 \cdot 10^6 \ B/s}{4 \cdot 4 \ B/interr} = 10^6 \ interr/s$$

Por lo tanto debe tener mayor prioridad la pantalla gráfica.

Esta forma de operación tiene las siguientes características:

- Las rutinas de inicio de operación para ambos dispositivos constan de 200 instrucciones.
- La rutina de tratamiento de las interrupciones de la pantalla consta de 25 instrucciones.
- La rutina de tratamiento de las interrupciones del disco duro consta de 45 instrucciones.
- Las rutinas de fin de operación para ambos dispositivos constan de 100 instrucciones.
- c) (2 puntos) Calcule el tiempo de CPU que se consume para realizar una operación en cada dispositivo.

$$Tiempo\ de\ CPU\ Pantalla = 200\ instr + \frac{10^6\ B}{4\ B/interr} \times (5+25)\ instr/interr + 100\ instr = 7, \\ 5\cdot 10^6\ instr \rightarrow 7, \\ 5\ ms = 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10^6\ instr \rightarrow 10$$

$$Tiempo~de~CPU~HD = 200~instr + \frac{1024~B}{4 \cdot 4~B/interr} \times (5 + 45)~instr/interr + 100~instr = 3.500~instr \rightarrow 3, 5 \mu s$$

d) (1 punto) Si ambos dispositivos operan simultáneamente, calcule la capacidad de procesamiento que necesitan.

Se calcula a partir de sus frecuencias de interrupción:

$$10^6 \ interr/s \times (5+45) \ instr/interr + 25 \cdot 10^6 \ interr/s \times (5+25) \ instr/interr = 50 \ MIPS + 750 \ MIPS = 800 \ MIPS$$

Ya que esta capacidad de procesamiento es cercana a la de la CPU, se conecta la pantalla gráfica para operar mediante acceso directo a memoria (DMA).

Las características de esta forma de operación son las siguientes:

- Las rutinas de inicio y fin de la operación para la transferencia de una imagen a la pantalla tienen el mismo número de instrucciones.
- El protocolo de concesión y liberación de los buses dura 2 ns.
- El ciclo de acceso a memoria tiene una duración de 3 ns.
- e) (2 puntos) Calcule el porcentaje de tiempo de CPU que se consume durante una operación de la pantalla mediante DMA.

El tiempo total de robo de ciclo es: 2 ns+3 ns = 5 ns→5 instr

$$Tiempo\ de\ CPU\ Pantalla = 200\ instr + \frac{10^6\ B}{4\ B/robo} \times 5\ instr/robo + (5+100)\ instr = 1.250.305\ instr$$

$$\rightarrow 1.250.305~ns$$

$$Tiempo\ operaci\'on\ Pantalla=200\ instr+\frac{10^6\ B}{10^8\ B/s}\times 10^9\ instruc/s + 5\ instr+(5+100)\ instr=10.000.310\ instr$$

$$\rightarrow 10.000.310 \ ns$$

$$\%Uso\ de\ CPU = \frac{1.250.305}{10.000.310} \times 100 = 12,5 \%$$

NOTAS: 10 de Enero de 2011 REVISIÓN: 12 de Enero de 2011 DURACIÓN: 75 minutos PUNTUACIÓN: Especificada en cada apartado

# ESTRUCTURA DE COMPUTADORES SEGUNDO PARCIAL (27 de mayo de 2011)



- 1 (3 puntos) Se tiene un PC con una unidad de disco duro con las siguientes características:
  - 15,625 GBytes de información neta  $(15,625 \cdot 2^{30} \text{ bytes})$ .
  - 16 superficies con 2.048 pistas cada una (0-2.047).
  - Cada sector consta de 1.024 bytes de información neta y 1.280 de información bruta.
  - Velocidad de rotación 6.000 rpm.
  - En el movimiento de las cabezas de una pista a otra consecutiva se tarda 0,02 ms.
  - El tiempo de estabilización de las cabezas es de 3 ms.
  - a) Calcule la velocidad de transferencia de esta unidad de disco.

$$N_{sec} = 15,625 \text{ Gbytes} / (16 \times 2.048 \times 1.024) = 500$$

$$V_{\text{rotacion}} = 6.000/60 = 100 \text{ r.p.s}$$

$$V_{transf} = 500 \times 1.280 \times 100 = 64 \cdot 10^6 \text{ bytes/s}$$

En el tiempo t=0 las cabezas de grabación se encuentran sobre el sector 120 del cilindro 1.000. En dicho instante da comienzo la operación de lectura del sector absoluto 8.005.370 y, a continuación, se ordena la escritura del sector 4.007.871.

# b) Calcule el tiempo de acceso de la operación de escritura del sector 4.007.871.

$$8.005.370/(16 \cdot 500) = 1.000$$

$$8.005.370 \mod (16.500) = 5.370$$

$$5.370/500 = 10$$

$$5.370 \mod 500 = 370$$

$$CHS(8.005.370) \rightarrow (1.000, 10, 370)$$

$$T_{\text{vuelta}} = 1 / (100 \text{ r.p.s}) = 10 \text{ ms}$$

$$4.007.871/(16 \cdot 500) = 500$$

$$4.007.871 \mod (16 \cdot 500) = 7.871$$

$$7.871/500 = 15$$

$$7.871 \mod 500 = 371$$

$$CHS(4.007.871) \rightarrow (500, 15, 371)$$

$$T_{\text{sector}} = 10 / 500 = 0.02 \text{ ms}$$

$$T_{busqueda\_sector1} = 0 \text{ ms}$$

$$T_{latencia\_sector1} = (370 - 120) \times 0,02 = 5 \text{ ms}$$

Tras leer el primer sector, las cabezas se encuentran ante el sector 371 del cilindro 1.000.

$$T_{\text{busqueda\_sector2}} = (1.000 - 500) \times 0,02 + 3 = 13 \text{ ms}$$

Sector\_actual 
$$\rightarrow (13/0, 02 + 371) \mod 500 = 21$$

$$T_{latencia\_sector2} = (371 - 21) \times 0,02 = 7 \text{ ms}$$

$$T_{\text{acceso\_sector2}} = 13 + 7 = 20 \text{ ms}$$

ESTRUCTURA DE COMPUTADORES. ENUNCIADO Y SOLUCION 2º PARCIAL



N° 247 P.V.P. 0'15€

- 2 (7 puntos) Sea un computador con una CPU capaz de ejecutar 1.000 MIPS y con un sistema de interrupciones de varios niveles de prioridad que permite anidamiento e inhibición selectiva y cuya secuencia de reconocimiento de interrupciones (SRI) tiene una duración equivalente a 5 instrucciones. Este computador, con ancho de palabra de 32 bits, tiene conectado una unidad de disco duro con las siguientes características:
  - Velocidad de transferencia:  $16 \cdot 10^6$  bytes/s.
  - · Tiempo medio de acceso: 4 ms.
  - Buffer de 4 registros de datos de 32 bits.
  - Tamaño del sector: 1.024 bytes.

El módulo de E/S de la unidad de disco opera mediante interrupciones con los siguientes parámetros:

- Las rutinas de inicio y fin de una operación de E/S para la lectura o escritura de un sector constan de 125 y de 75 instrucciones respectivamente.
- Su rutina de tratamiento de las interrupciones consta de 45 instrucciones.
- a) Si la unidad de disco opera por interrupciones, determine cuál es el máximo tiempo de respuesta por parte de la CPU en atender sus solicitudes de interrupción (tiempo de respuesta ≡ tiempo que puede tardar en responder).

```
T_{\rm instruccion} = 1/1.000 \cdot 10^6 = 1 \text{ ns} \qquad T_{\rm SRI} = 5 \times 1ns = 5 \text{ ns} \qquad T_{\rm RSI} = 45 \times 1ns = 45 \text{ ns} T_{\rm entre\_interrupciones} = (4 \times 4) \text{bytes} / 16 \cdot 10^6 \text{bytes/s} = 1.000 \text{ ns} T_{\rm respuesta} = 1.000 - (5 + 45) = 950 \text{ ns}
```

b) Calcule cuánto tiempo dura una operación de E/S para la lectura de un sector del disco.

```
\begin{split} t_{\rm inst} &= \frac{1}{10^9} \; {\rm s} = 1 \; {\rm ns} \\ t_{\rm op} &= t_{\rm ini} \; + \; t_{\rm acc} \; + \; t_{\rm trans} \; + \; t_{\rm int} \; + \; t_{\rm fin} \; = \\ &= 125 t_{\rm inst} \; + \; 4 \; {\rm ms} \; + \; \frac{1.024}{16 \cdot 10^6} {\rm s} \; + \; (5 \; + \; 45) t_{\rm inst} \; + \; 75 t_{\rm inst} \; = \\ &= 125 {\rm ns} \; + \; 4 \; {\rm ms} \; + \; 64 \; \mu {\rm s} \; + \; 50 \; {\rm ns} \; + \; 75 \; {\rm ns} \; = \; 4.064.250 \; {\rm ns} \end{split}
```

Este computador dispone también de una conexión a una red Ethernet con las siguientes características:

- Operación por ráfagas de acceso directo a memoria (DMA).
- Velocidad de transmisión de 1 Gigabit por segundo  $(10^9 \text{ bits/s})$ .
- Buffer de 16 registros de datos de 32 bits.
- Las rutinas de inicio y fin de una operación de E/S para la transferencia de un bloque de datos constan de 200 y de 100 instrucciones respectivamente.
- La rutina de tratamiento de las interrupciones de la red Ethernet consta de 75 instrucciones.
- El protocolo de concesión y liberación de los buses dura 4 ns.
- El ciclo de acceso a memoria tiene una duración de 1 ns.
- c) Determine cuál de los dos periféricos deberá tener más prioridad para la atención de sus interrupciones.

Las interrupciones de la red ethernet indican que se ha completado una operación de E/S, mientras que las de la unidad de disco indican la llegada de nuevos datos que deben ser leídos antes de que se reciban los siguientes, en el caso de las operaciones de entrada, o la disponibilidad de los registros de datos para recibir los nuevos datos que deben ser transmitidos manteniendo la velocidad de transferencia, en el caso de las operaciones de salida.

Por tanto, dado que una atención insuficientemente rápida de las interrupciones no compromete la correcta finalización de las operaciones de E/S de la red ethernet y sí compromete las de la unidad de disco, estas últimas deben ser más prioritarias.

d) Calcule qué porcentaje de tiempo queda libre para la CPU durante una operación de E/S correspondiente a la recepción de un bloque de datos de 1.024 bytes.

$$\begin{split} t_{\text{op\_eth}} &= t_{\text{ini}} + t_{\text{acc}} + t_{\text{trans}} + t_{\text{dma}} + t_{\text{int}} + t_{\text{fin}} = \\ &= 200 t_{\text{inst}} + 0 + \frac{1.024 \times 8}{10^9} \text{ s} + (4 + 16 \times 1) \text{ ns} + (5 + 75) t_{\text{inst}} + 100 t_{\text{inst}} = \\ &= 200 \text{ ns} + 0 + 8.192 \text{ ns} + 20 \text{ ns} + 80 \text{ ns} + 100 \text{ ns} = 8.592 \text{ ns} \\ t_{\text{cpu\_eth}} &= t_{\text{ini}} + N_{\text{dma}} \times t_{\text{dma}} + t_{\text{int}} + t_{\text{fin}} = \\ &= 200 \text{ ns} + \frac{1.024}{16 \times 4} \times 20 \text{ns} + 80 \text{ns} + 100 \text{ ns} = 700 \text{ ns} \\ \%_{\text{cpu\_libre}} &= \frac{8.592 - 700 \text{ns}}{8.592 \text{ns}} \times 100 = 91,85 \, \% \end{split}$$

e) Si ambos dispositivos operan simultáneamente, determine cuál es el máximo tiempo de respuesta por parte de la CPU en atender sus solicitudes de interrupción.

En el caso de la red ethernet, dado que las interrupciones señalan el final de las operaciones de E/S, el máximo tiempo de respuesta no está definido. En el caso de la unidad de disco, al tiempo calculado en el apartado a) hay que restar el tiempo que los ciclos de dma de la red ethernet retrasan la ejecución de la rutina de servicio de interrupción incluyendo la secuencia de reconocimiento de interrupción:

$$\%_{\text{cpu\_libre\_dma}} = \frac{t_{\text{trans}} - N_{\text{dma}} \times t_{\text{dma}}}{t_{\text{trans}}} \times 100 = \frac{8.192 - 16 \times 20}{8.192} = 96,09375 \%$$

$$t_{\text{int\_dma}} = \frac{5 + 45}{0.9609375} = 52,03 \text{ ns} \qquad t_{\text{resp}} = t_{\text{entre\_interrupciones}} - t_{\text{int\_dma}} = 1.000 - 52,03 = 947,97 \text{ ns}$$

f) Si la unidad de disco y la red Ethernet están operando continua y simultáneamente, calcule cuánto tiempo tarda en ejecutarse un programa que emplea 10 millones de instrucciones. Suponga que la red Ethernet siempre recibe bloques de 1.024 bytes.

$$\begin{split} \%_{\text{cpu\_udisco}} : \\ t_{\text{op\_udisco}} &= 4.064.250 \text{ ns (apartado b))} \\ t_{\text{cpu\_udisco}} &= t_{\text{ini}} + N_{\text{int}} \times \ t_{\text{int}} + t_{\text{fin}} = 125 \ \text{ns} + \frac{1.024}{4 \times 4} \times (5 + 45) \ \text{ns} + 75 \ \text{ns} = 3.400 \ \text{ns} \\ \%_{\text{cpu\_udisco}} &= \frac{3.400}{4.064.250} \times 100 = 0,08366 \% \\ \%_{\text{cpu\_ethernet}} &= \frac{700}{8.592} \times 100 = 8,1471 \% \ \text{(apartado d))} \\ \%_{\text{cpu\_libre}} &= 100 - 0,08366 - 8,1471 = 91,7692 \% \\ t_{\text{programa}} &= \frac{10 \cdot 10^6 \times 1 \ \text{ns}}{0,917692} = 10.896.902,23 \ \text{ns} \end{split}$$

NOTAS: 7 de junio de 2011 REVISIÓN: 9 de junio de 2011 DURACIÓN: 75 minutos PUNTUACIÓN: Especificada en cada apartado

- 1 Sea una unidad de disco duro con las siguientes características:
  - 8 superficies con 20.000 pistas cada una.
  - Cada pista tiene 100 sectores.
  - Cada sector consta de 1.024 bytes de información neta y 1.250 de información bruta.
  - Velocidad de rotación: 12.000 rpm.
  - El tiempo de mover la cabeza de una pista a otra consecutiva es 1µs
  - El tiempo de estabilización de las cabezas es de 2 ms.
  - a) (1 punto) Calcule la velocidad de transferencia y el tiempo medio de acceso a un sector.
- b) (1 punto) Determine el número de sector absoluto (lógico) correspondiente a las coordenadas geométricas (CHS) (1.234, 5, 67) y las coordenadas geométricas del sector absoluto nº 654.321.
- c) (1 punto) Suponiendo que en el instante t=0 las cabezas de la unidad se encuentran al comienzo del sector 20 del cilindro 10.000, calcule en qué instante termina la operación de lectura del sector (16.000, 4, 60).

### SOLUCIÓN

a)

$$v_{transf} = \frac{12.000 \ pistas/minuto}{60 \ s/minuto} \times 100 \ sectores/pista \cdot 1.250 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector = 25 \cdot 10^6 \ bytes/sector$$

$$t_{lat} = \frac{60 \ s/minuto}{12.000 \ revoluciones/minuto} = 5 \ ms/revolución 
ightarrow \overline{t}_{lat} = 2,5 \ ms$$

$$\overline{t}_{b\acute{u}sq} = \overline{t}_{pos} + t_{est} = 0,001 \cdot \overline{n} \ ms + 2 \ ms = 0,001 \cdot 10.000 \ ms + 2 \ ms = 12 \ ms$$

$$\bar{t}_{acc} = \bar{t}_{b\acute{u}sg} + \bar{t}_{lat} = 12 \ ms + 2,5 \ ms = 14,5 \ ms$$

**b**)

$$(1.234, 5, 67) \rightarrow 1.234 \times 100 \times 8 + 5 \times 100 + 67 = 987.767$$

$$\frac{654.321}{100 \cdot 8} = 817$$

$$654.321 \mod 100 \cdot 8 = 721$$

$$\frac{721}{100} = 7$$

$$721 \mod 100 = 21$$

$$641.853 \rightarrow (817, 7, 21)$$



Nº 253 P.V.P. 0'15E

**c**)

En  $t=0,001\times 6.000~ms+2~ms=8~ms$  se encuentra en el cilindro 16.000 y como gira a razón de una revolución cada 5 ms, habrá girado 1,6 vueltas, es decir 160 sectores. De este modo las cabezas están al comienzo del sector 20+160~mod~100=80.

Para alcanzar el sector 60 habrán de pasar 60 - 80 + 100 = 120 sectores. Es decir 1,2 vueltas o 1, 2 vueltas × 5 ms/vuelta = 6 ms. Luego en 14 ms se encuentra al comienzo del sector 60.

$$t_{sector} = \frac{5 \ ms/pista}{100 \ sctores/pista} = 50 \ \mu s$$

$$t_{acc} = 8 \ ms + 6 \ ms + 0,05 \ ms = 14,05 \ ms$$

- 2 Sea un computador con una CPU de 32 bits con un procesador capaz de ejecutar 2.000 MIPS y cuya secuencia de reconocimiento de interrupciones (SRI) tiene una duración equivalente a 4 instrucciones. Este computador de 32 bits dispone de varias unidades de discos duros con las siquientes características:
  - Velocidad de transferencia: 25·10<sup>6</sup> bytes/s.
  - Tiempo medio de acceso: 14,5 ms.
  - Tamaño de bloque: 1.024 bytes.

Los módulos de E/S de las unidades de disco operan mediante interrupciones con los siguientes parámetros:

- Registro de datos de 32 bits.
- La rutina de inicio de operación consta de 150 instrucciones.
- La rutina de tratamiento de las interrupciones del disco duro consta de 96 instrucciones.
- La rutina de fin de operación consta de 200 instrucciones.
- a) (1 punto) Calcule cuántas unidades de discos pueden operar en paralelo.
- b) (2 puntos) Indique qué modificaciones se deben hacer a los módulos de E/S para reducir la sobrecarga debida al tratamiento de las interrupciones y, así, permitir que pueda operar simultáneamente el doble del número de discos calculado en el apartado anterior. Calcule cuántas instrucciones podría tener como máximo las nuevas rutinas de tratamiento de las interrupciones.
- c) (2 puntos) Calcule el tiempo de CPU que consume una operación de lectura de un bloque de un disco, suponiendo que con el buffer de 2 registros de 32 bits las rutinas de tratamiento de interrupciones constan de 100 instrucciones.

Para reducir la capacidad de procesamiento necesaria para las operaciones de E/S, los discos se conectan para operar mediante acceso directo a memoria (DMA). Suponga que:

- Los módulos de E/S disponen de un buffer de 4 registros de datos de 32 bits.
- Las rutinas de inicio y fin de una operación de E/S para la transferencia de un bloque de datos constan de 100 y de 200 instrucciones respectivamente.
- El protocolo de concesión y liberación de los buses dura 1 ns cada uno.
- El ciclo de acceso a memoria tiene una duración de 2 ns.
- d) (2 puntos) Calcule el porcentaje de tiempo de CPU que se consume durante una operación de lectura de un bloque de un disco.

## SOLUCIÓN

a) La capacidad de proceso que requiere el tratamiento de las interrupciones de una unidad de disco se calcula a partir de su frecuencia de petición:

$$Frecuencia\ de\ petici\'on = \frac{v_{transf}}{Bytes\ por\ petici\'on} = \frac{25\cdot 10^6\ bytes/s}{4\ bytes/petici\'on} = 6,25\cdot 10^6\ peticiones/s$$

Cada tratamiento de interrupción supone realizar la SRI y ejecutar la RTI, lo que equivale a 100 instrucciones:

 $Instrucciones\ por\ segundo=6, 25\cdot 10^6\ peticiones/s\times 100\ instrucciones/petici\'on=625\cdot 10^6\ instrucciones/s\times 100\ instrucciones/petici\'on=625\cdot 10^6\ instrucciones/s\times 100\  

Cada disco necesita una capacidad de cómputo de 625 MIPS, por lo tanto solo podrán operar en paralelo 3 unidades con este procesador de 2.000 MIPS.

b)

Dotando a los módulos de E/S de un buffer de de 2 registro de datos de 32 bits se reduciría la frecuencia de petición de petición de interrupciones a la mitad.

$$Frecuencia\ de\ petición = rac{25\cdot 10^6\ bytes/s}{8\ bytes/petición} = 3,125\cdot 10^6\ peticiones/s$$

Para que puedan operar simultáneamente, la capacidad de procesamiento de las 6 unidades de disco debe ser menor que la del procesador:

$$Instrucciones\ por\ segundo = \\ 6\times3,125\cdot10^6\ peticiones/s\times(4+X)\ instrucciones/petición \leq 2.000\cdot10^6\ instrucciones/s \\ 18,750\cdot10^6(4+X)\ instrucciones/s \leq 2.000\cdot10^6\ instrucciones/s \\ 18,750\cdot(4+X) \leq 2.000 \\ X \leq 102.7 \rightarrow 102\ instrucciones$$

c)

$$\begin{array}{ll} t_{cpu\_HD\_interrupciones} &=& t_{ini} + N_{interrupciones} \times t_{interrupción} + t_{fin} = \\ &=& \frac{150 \; inst}{2 \; inst/ns} + \frac{1024 \; bytes}{2 \cdot 4 \; bytes} \times \frac{(4 + 100) \; inst}{2 \; inst/ns} + \frac{4 + 200) \; inst}{2 \; inst/ns} = \\ &=& 6.831 \; ns \end{array}$$

**d**)

$$t_{op\_HD\_r\acute{a}faga} = t_{ini} + t_{acc} + t_{trans} + t_{dma} + t_{int} = \frac{100 \ inst}{2 \ inst/ns} + 14, 5 \cdot 10^6 \ ns + 50.000 \ ns + (1 \ ns + 4 \cdot 2 \ ns + 1 \ ns) + \frac{(4 + 200) \ inst}{2 \ inst/ns} = \frac{14.550.162 \ ns}{2 \ inst/ns} = \frac{100 \ inst}{2 \ inst/ns} + \frac{1024 \ bytes}{4 \cdot 4 \ bytes} \times (1 \ ns + 4 \cdot 2 \ ns + 1 \ ns) + \frac{(4 + 200) \ inst}{2 \ inst/ns} = \frac{792 \ ns}{14.550.162 \ ns} \times 100 = 0,005 \%$$

- 1 (1 punto) Indique, justificando su respuesta, si las siguientes afirmaciones son verdaderas o falsas:
- a) Los procesadores actuales son más inteligentes, lo que les permite conectarse directamente a gran variedad de periféricos, sin necesidad de módulos de E/S.
- b) El registro de instrucción es un registro de propósito específico que contiene la dirección de la siguiente instrucción a ejecutar.
- c) La memoria de un procesador contiene tanto datos como instrucciones, pero los etiqueta para diferenciarlos y que no se produzcan errores como intentar ejecutar un dato.
- d) El registro de datos de memoria es un registro transparente al usuario, ya que el usuario no tiene por qué conocer su existencia, en el que se almacena el dato que se quiere leer o escribir en memoria.
- 2 (3 puntos) Programe en ensamblador del 88110 los fragmentos de la subrutina SUBRUTINA que se detallan a continuación, teniendo en cuenta que el primer elemento de los vectores es el que su índice es el 0, los parámetros se pasan en la pila y las variables locales se almacenan en el marco de pila. TRANS es una subrutina que aplica una transformación al elemento que se pasa como parámetro por dirección en la pila.

```
SUBRUTINA (int v[n], int n)
{
                       /* Variable local: Vector de n enteros auxiliar */
   int aux[n];
                       /* Variable local: Entero inicializado a n */
   int i = n;
   while (i > 0)
      {
         aux[n-i] = v[i-1]; /* En aux se genera el vector "invertido" */
         TRANS(&aux[n-i]); /* Se aplica una transformación al elemento del
                               vector invertido que se pasa por dirección */
                            /* es decir, el primer elemento de v pasa a ser */
         i = i - 1;
                            /* el último de aux */
     }
}
```

- 3 (1 punto) En la estructura de un computador con Unidad de Control microprogramada se presentan los siguientes retardos:
  - operación elemental de mayor duración: 20 unidades de tiempo (ut)
  - secuenciador: 5 ut
  - memoria de control: 15 ut
  - lectura o escritura de registros: 1 ut
  - a) Calcule razonadamente el ciclo de reloj del computador.
- b) Si se sustituye la Unidad de Control por otra de tipo cableada. ¿Con qué ciclo de reloj debería trabajar ahora el computador? Justifique su respuesta.

- 4 (3 puntos) Sea una unidad de disco duro de brazo móvil con las siguientes características:
  - 40,96·10<sup>9</sup> bytes de capacidad bruta y 80 % de almacenamiento neto.
  - 32 [0..31] superficies, 200 [0..199] sectores por pista y 512 bytes de información neta por sector.
  - Velocidad de rotación: 12.000 rpm.
  - El tiempo que emplea en mover la cabeza de un cilindro a otro consecutivo es 10  $\mu$ s.
  - El tiempo de estabilización de las cabezas es 2 ms.
  - a) Calcule la velocidad de transferencia y el tiempo medio de acceso de la unidad de disco.
- b) En el instante t=0 s la cabeza se encuentra situada al comienzo del sector absoluto 0. Si en t=0 s se ordena la lectura del sector (15, 450, 20), calcule el instante en el que finaliza la lectura de dicho sector.

Se conecta este disco a un computador de 1.000 MIPS mediante un módulo de entrada/salida con un registro de datos de 32 bits. Además, suponga que:

- La duración de la Secuencia de Reconocimiento de Interrupciones (SRI) es 5 ns.
- La rutina de programación de una operación de entrada/salida tiene 100 instrucciones.
- En todos los casos, la Rutina de Servicio de Interrupción tiene 50 instrucciones.
- El tiempo de un ciclo de acceso a memoria principal es de 2 ns.
- El protocolo de concesión/liberación de buses consume un total de 2 ns.
- c) Calcule el número de discos como éste que pueden operar simultáneamente.
- d) Calcule el tiempo total de CPU que se dedica a la lectura del sector si se opera mediante interrupciones.
- e) Calcule el tiempo total de CPU que se dedica a la lectura del sector si se opera mediante acceso directo a memoria (DMA).
  - f) Calcule el tiempo de lectura del apartado b) suponiendo que se opera mediante DMA.
- 5 (2 puntos) Un computador cuenta con un formato de coma flotante de 24 bits en el que el bit superior es el signo, los ocho siguientes el exponente, representado en exceso a 128 y los 15 siguientes la magnitud de la mantisa, que está representada en signo-magnitud, con bit implícito y la coma a la izquierda de éste.
  - a) Represente en el formato los números decimales: A = -30.84 y B = 0.3244.
- b) Realice paso a paso la operación A+B indicando el valor decimal del resultado. Utilice dos bits de guarda y un bit retenedor, así como redondeo al más próximo.

NOTAS: 20 de julio de 2011 REVISIÓN: 21 de julio de 2011 DURACIÓN: 2 horas y 20 minutos PUNTUACIÓN: Especificada en cada apartado 1 (5 puntos) Programe en ensamblador del 88110 la función compacta que recibe cuatro parámetros en la pila:

EC-jun2011

- v: Es una matriz de enteros de m filas por n columnas almacenada por filas. Se pasa por dirección.
- p: Es una lista compacta que contiene elementos de una matriz. Se pasa por dirección. Cada uno de los elementos de la lista se compondrá de tres campos enteros:
  - elemento: Contiene el elemento que pertenece a la matriz.
  - fila: Indica la fila a la que pertenece el elemento. Las filas comienzan a numerarse en la posición 0.
  - columna: Indica la columna a la que pertenece el elemento. Las columnas comienzan a numerarse en la posición 0.

El final de la lista está indicado con el el valor -1 contenido en el campo fila.

- m: Es un entero que contiene el número de filas de la matriz v. Se pasa por valor.
- n: Es un entero que contiene el número de columnas de la matriz v. Se pasa por valor.

Esta función rellenará la lista apuntada por p con los elementos no nulos de la matriz v. Suponga que los valores n y m son mayores que 0.

El resultado del ejemplo que se muestra en la figura proviene de una matriz en la que su elemento (0, 5) contiene el valor 15, el (1, 5) el valor 20 y el (4, 8) el valor 40. El resto de los elementos de la matriz son 0.

| P | 20 | 1 | 5 | 15 | 0 | 5 | 40 | 4 | 8 | 5 | -1 | -1 |
|---|----|---|---|----|---|---|----|---|---|---|----|----|
|   | L  |   |   | L  |   |   | l  |   |   |   |    |    |

### SOLUCIÓN

El programa que se muestra a continuación recorre la matriz mediante dos bucles anidados. Comprueba si el elemento (r6) es no nulo y si es así almacena el elemento, la fila (r4) y la columna (r5) en el vector de salida p (r21).

```
PUSH:
        MACRO (ra)
        subu
                r30,r30,4
        st.
               ra,r30,0
  ENDMACRO
POP:
        MACRO (ra)
        ld
               ra,r30,0
                r30,r30,4
        addu
  ENDMACRO
```

ESTRUCTURA DE COMPUTADORES. ENUN. Y SOL. REC. 1º PAR. 201

7.1.7 0'10 E

```
compacta: PUSH(r1)
        ld r20, r30, 4
                                       ; r20: puntero a v
        ld r21, r30, 8
                                       ; r21: puntero a p
        ld r2, r30, 12
                                       ; r2: filas
        ld r3, r30, 16
                                        ; r3: columnas
        or r4, r0, r0
        or r5, r0, r0
        ld r6, r20, r0
bucle:
        cmp r7, r6, r0
                                       ; Si el elemento es 0
        bbl eq, r7, cont
        st r6, r21, r0
                                       ; Almacena elemento,
        st r4, r21, 4
                                       ; fila y columna en p
        st r5, r21, 8
        addu r21, r21, 12
                                       ; Incrementa el puntero a p
        addu r5, r5, 1
                                       ; Incrementa columnas
cont:
        addu r20, r20, 4
                                     ; Incrementa el puntero a v
        cmp r7, r5, r3
                                        ; Si es final de fila
```

# 2 (5 puntos)

a) Exprese a nivel RT (transferencia entre registros) las operaciones elementales que se producen en cada uno de los ciclos de la ejecución de la instrucción de una palabra BR \$desplazamiento . Incluya la fase de fetch.

Para la estructura del computador especificada en el enunciado, las operaciones elementales durante la ejecución de la instrucción, son las siguientes:

```
c1: AR<- PC ; fase de fetch
c2: PC<- PC+1; ICM, R/W
c3: DR<- M(AR)
c4: RI<- DR
c5: Decodificación
c6: PC<- PC+RI(desplazamiento); fase de ejecución</pre>
```

a) Represente en la figura 2 el cronograma de la ejecución de la instrucción anterior. Debe incluir todas las señales de control que se activan en cada ciclo de reloj, incluyendo la fase de fetch. Considere que la decodificación dura un ciclo completo.

En la figura correspondiente a la plantilla del cronograma, se muestran a continuación las señales de control activadas durante los seis ciclos de ejecución de la instrucción:

# ESTRUCTURA DE COMPUTADORES TERCER PARCIAL (17 de Enero de 2011)

### **PROBLEMAS**

- 1 Un computador cuenta con los dos formatos de representación siguientes:
  - Formato 1. Coma fija: 16 bits en complemento a dos con la coma entre los bits 5 y 6, por ejemplo 0100011011,101001.
  - Formato 2. Coma flotante: 16 bits, el bit superior es el signo, los seis siguientes el exponente, representado en exceso a 32 y los 9 siguientes la magnitud de la mantisa, que está representada en signo magnitud, con bit implícito y la coma a la derecha de este.
  - a) Determine el rango y la resolución de ambos formatos.
- b) Dadas las representaciones de coma flotante A = H'440B y B = H'BDDA, determine su valor decimal y represente ambos números en el formato de coma fija.
- c) Realice paso a paso la operación A+B en ambos formatos, dejando el resultado en el formato de partida. En el caso de coma flotante utilice dos bits de guarda y un bit retenedor, así como redondeo al más próximo.
  - d) Determine el error absoluto que se ha cometido en las operaciones anteriores.

NOTAS: 25 de Enero de 2011 REVISIÓN: 27 de Enero de 2011 DURACIÓN: 45 minutos PUNTUACIÓN: 10 puntos

- 1 Un computador cuenta con los dos formatos de representación siguientes :
  - Formato 1. Coma fija: 16 bits en complemento a dos con la coma entre los bits 3 y 4, por ejemplo 010001101110,1001.
  - Formato 2. Coma flotante: 16 bits, el bit superior es el signo, los siete siguientes el exponente, representado en exceso a 64 y los 8 siguientes la magnitud de la mantisa, que está representada en signo magnitud, con bit implícito y la coma a la izquierda de este.
  - a) Determine el rango y la resolución de ambos formatos.
- b) Se tienen dos datos A y B, A corresponde a la cadena de 16 bits H'450D en su representación en coma flotante (formato 2) y B = -1,46 (valor decimal). Determine el valor decimal de A y represente A y B en ambos formatos.
- c) Realice paso a paso la operación A+B en ambos formatos, indicando el valor decimal del resultado. En el caso de coma flotante utilice dos bits de guarda y un bit retenedor, así como redondeo al más próximo.

### SOLUCIÓN

a) Rango y resolución de los formatos.

#### Formato 1.

$$\begin{cases} 1000 \ 0000 \ 0000,0000 \ \rightarrow \ -2^{11} \\ 0111 \ 1111 \ 1111,1111 \ \rightarrow \ 2^{11} - 2^{-4} \end{cases}$$

$$Rango = [-2^{11}, 2^{11} - 2^{-4}]$$

$$Resolucion = 2^{-4}$$



### Formato 2.

Exponente: [-64, 63]. Como hay que reservar el exponente -64 para la representación del cero, el rango del exponente queda: [-63, 63].

Mantisa: 
$$\pm \left\{ \begin{array}{l} \text{,100000000} \rightarrow 2^{-1} \\ \text{,111111111} \rightarrow 1 - 2^{-9} \end{array} \right.$$

$$Rango = \pm \left[ 2^{-1} \cdot 2^{-63}, (1 - 2^{-9}) \cdot 2^{63} \right] \cup 0$$

$$Resolucion = 2^{-9} \cdot 2^{E}$$

b) Valor decimal y reresentación en coma fija.

$$A = \text{H'450D} = 0$$
 1000101 00001101 = +,100001101  $\cdot 2^5 = 10000$ ,1101 = 16,8125  $B = -1$ ,46 = -1,01110101 = -,101110101  $\cdot 2^1$ 

Nótese que  $0,46 \times 16 = 7,36$  y  $0,36 \times 16 = 5,76$ , siendo suficientes los ocho bits de la parte fraccionaria de B para su representación en ambos formatos.

### Representaciones en el formato de coma fija:

$$A = 000000010000,1101 = H'010D$$
  
 $B = -000000000001,0111 = 111111111111111,1001 = H'FFE9$ 

#### Representaciones en el formato de coma flotante:

$$A = 0$$
 1000101 00001101 = H'450D  
 $B = 1$  1000001 01110101 = H'C175

c) Suma A+B.

#### Formato 1.

| $\boldsymbol{A}$ | 00000010000,1101 |
|------------------|------------------|
| +B               | 11111111110,1001 |
| A + B            | 00000001111,0110 |

A + B = 000000001111,0110 = H'00F5 = 15,375

#### Formato 2.

Los números a sumar son:

$$A = +,100001101 \cdot 2^5$$
  $B = -,101110101 \cdot 2^1$ 

La diferecia de exponentes:  $E_A - E_B = 5 - 1 = 4$  nos dice que hay que desplazar la mantisa de B cuatro lugares a la derecha. Si partimos de:

$$B = -101110101 \cdot 2^{1}$$

Al desplazar cuatro lugares (teniendo en cuenta el bit retenedor) queda:

$$B = +,000010111 01 1 \cdot 2^5$$

Se realiza la suma de mantisas (resta):

 $A + B = +111101011 \cdot 2^4 = 15,31640625 = 0$  1000100 11101011 = H'44EB

1 (1,5 puntos) En el diseño de la estructura de un computador se consideran los siguientes tiempos:

- lectura/escritura de registro: 1 ut

- lectura o escritura del banco de registros: 5 ut

- retardo de la ALU: 35 ut

- decodificador: 4 ut

- buffer triestado: despreciable

- multiplexores: 2 ut

- acceso a Memoria de Control: 20 ut

- acceso a Memoria Principal: 100 ut

- secuenciador de microprograma: 8 ut

Calcule el mínimo tiempo del ciclo de reloj del computador, suponiendo que su unidad de control es:

a) cableada

b) microprogramada

# SOLUCIÓN

a) cableada

El ciclo de reloj debe ser suficiente para poder ejecutar la operación elemental de mayor duración.

$$T_{reloj} = t_{OP} = t_{BR} + t_{MUX} + t_{ALU} + t_{BR} = 5 + 2 + 35 + 5 = 47 \ ut$$

b) microprogramada

La duración del ciclo de reloj debe dar tiempo a realizar la operación elemental más larga teniendo en cuenta que se actualice el estado, opere el secuenciador y lea en la memoria de control:

$$T_{reloj} = t_{RC} + t_{dec} + t_{BR} + t_{MUX} + t_{ALU} + t_{SR} + t_{SR} + t_{SEC} + t_{RD} + t_{RD} + t_{MC} + t_{RC} = 1 + 4 + 5 + 2 + 35 + 1 + 1 + 8 + 1 + 1 + 20 + 1 = 80 \ ut$$

En cualquier caso, la operación de memoria principal necesitaría de varios ciclos de reloj (3 ó 2) por ser esta memoria externa a la CPU.

- 2 (1,5 puntos) Exprese el mayor y el menor de los números representables en los siguientes formatos numéricos de 8 bits y calcule su valor decimal, indicando también cuales son las respectivas representaciones del cero. Obtenga el valor decimal de las secuencias de bits X=11110011 e Y=00111000 en cada uno de los formatos.
  - a) Enteros en exceso a 128.
- b) Coma flotante en signo-magnitud con 1 bit de signo, 4 bits de exponente en exceso 8 y 3 bits de mantisa con bit implícito y la coma a la izquierda de éste.

# SOLUCIÓN

a)

 $N^{o}$  mayor: 11111111 = 255 - 128 = 127  $N^{o}$  menor: 000000000 = 0 - 128 = -128

Representación del cero: 10000000 = 0 + 128

$$X = 243 - 128 = 115$$
  
 $Y = 56 - 128 = -72$ 

Ьλ

 $N^{\circ}mayor: 01111111 = 1111.2^{7} = 1111000 = 120$  $N^{\circ}menor: 11111111 = -1111.2^{7} = -1111000 = -120$ 

Puesto que se trata de una mantisa normalizada con bit implícito, para expresar el cero se reservan las siguientes representaciones:

Representaciones del cero: 00000000 y 10000000

$$X = -1011.2^6 = -101100 = -44$$
  
 $Y = 1000.2^{-1} = 01 = 0.25$ 

- 3 (3,5 puntos) Un computador representa números de coma flotante con un formato de 16 bits que sigue las convenciones del estándar IEEE754 en todo excepto en los tamaños, es decir, usa el mismo tipo de representaciones especiales, representación del exponente, bit implícito, situación de la coma, representaciones normalizadas y no normalizadas, así como bits de guarda y redondeo. En el formato, el bit superior corresponde al signo, los seis siguientes al exponente y los nueve últimos a la magnitud de la mantisa.
  - a) Determine el rango de representación y la resolución del formato.
  - b) Determine el valor decimal de los siguientes números que están representados en el formato:

$$A = H'4805$$
  $B = H'BC04$   $C = H'802C$   $D = H'7E00$ 

c) Realice paso a paso la suma A + B utilizando redondeo al más próximo. Exprese el resultado en el formato de partida y determine su valor decimal.

### SOLUCIÓN

### 1. Rango y resolución del formato.

Números normalizados.

Exponente: El estándar IEEE754 representa los exponentes en exceso a  $2^{n-1} - 1$ . En este caso sería exceso a 31. Como se reserva el exponente mínimo (-31) para la representación del cero y los números no normalizados, y el exponente máximo (+32) para la representación del infinito y las indeterminaciones, el rango de exponente para la representación de números queda: [-30, 31].

La mantisas normalizadas en este formato se representan en signo-magnitud, con bit implícito y la coma situada a la derecha del bit implícito:

Mantisa: 
$$\pm \left\{ \begin{array}{lll} \texttt{1,000000000} & \to & 1 \\ \texttt{1,11111111} & \to & 2-2^{-9} \end{array} \right.$$

El rango para números normalizados es:  $\pm \left[1 \cdot 2^{-30}, (2-2^{-9}) \cdot 2^{31}\right]$ 

Números no normalizados

Exponente: Siguiendo el estándar IEEE754, aunque los números no normalizados se representan con el exponente todo a ceros (valor -31), todos ellos tienen como exponente el más pequeño de los normalizados, en este caso -30. De este modo hay continuidad en la representación.

$$\text{Mantisas:} \pm \left\{ \begin{array}{lll} \texttt{0,000000000} & \to & 0 \\ \texttt{0,000000001} & \to & 2^{-9} \\ \texttt{0,111111111} & \to & 1-2^{-9} \end{array} \right.$$

El rango para números no normalizados es:  $\pm \left[2^{-9}\cdot 2^{-30}, (1-2^{-9})\cdot 2^{-30}\right] \cup 0$ 

Así pues, el rango total es:

$$\pm \left[ 1 \cdot 2^{-30}, (2 - 2^{-9}) \cdot 2^{31} \right] \cup \pm \left[ 2^{-9} \cdot 2^{-30}, (1 - 2^{-9}) \cdot 2^{-30} \right] \cup 0$$

La resolución depende del exponente y es:  $2^{-9} \cdot 2^{E}$ 

#### 2. Valor decimal de los números.

$$A = \text{H'4805} = \text{0 100100 000000101} = \text{+1,000000101} \cdot 2^5 = \text{+100000,0101} = \text{+32,3125}$$

$$B = \text{H'BC04} = 1 \text{ 011110 } 000000100 = -1,000000100 \cdot 2^{-1} = -0,1000000100 = -0,50390625$$

$$C = \text{H'802C} = 1\ \text{000000}\ \text{000101100}$$

Como se puede ver, el exponente del número C es cero, con lo cual representa un número no normalizado, al que se le asigna el exponente mínimo (-30).

$$C = -0.00101100 \cdot 2^{-30} = -1011 \cdot 2^{-37} = -8 \cdot 10^{-11}$$

$$D = \text{H'7E00} = 0$$
 111111 000000000  $= +\infty$ 

#### 3. Suma A + B.

Este formato utiliza dos bits de guarda y un bit retenedor para la suma. Los números a sumar son:

$$A = +1,000000101 \cdot 2^5$$
  $y$   $B = -1,000000100 \cdot 2^{-1}$ 

Se restan los exponentes:  $E_A - E_B = 5 - (-1) = 6$ . Hay que desplazar la mantisa de B seis lugares a la derecha. Así, teniendo en cuenta los dos bits de guarda y el bit retenedor queda:

$$B = -0.000001000 00 1 \cdot 2^5$$

| $M_A$         | 1,000000101 00 0               |
|---------------|--------------------------------|
| $M_B$         | - 0,000001000 00 1             |
|               | $0,1111111100\ 11\ 1\cdot 2^5$ |
| Normalization | $1,111111001\ 11\ 0\cdot 2^4$  |
| Redondeo      | 0,00000000 10 0                |
|               | $1,1111111010\ 01\ 0\cdot 2^4$ |

Representación:

$$A + B = +1,111111010 \cdot 2^4 = 0$$
 1000111 11111010 = H'47FA

Valor decimal:

$$A + B = +1,1111111010 \cdot 2^4 = +11111,1101 = 31,8125$$

4 (3,5 puntos) En la figura se muestra el esquema de un computador de 64 bits con Unidad de control microprogramada y direccionamiento a nivel de byte. Los accesos a memoria tienen una duración media de 2 ciclos de reloj. La pila crece hacia direcciones decrecientes y el puntero de pila (SP) apunta a la primera posición vacía de la cima de la pila. Los incrementos o decrementos de los registros, se realizan a través de la ALU.



- a) Realice, a nivel RT (transferencia entre registros), el microprograma de la microsubrutina de fetch
- b) Realice a nivel RT el microprograma de la fase de ejecución de la instrucción de una palabra, perteneciente al juego de instrucciones de este computador: CALLNZ #desp[++.R2]. Esta instrucción realiza un salto a subrutina condicional si NZ.

c) De acuerdo con los microprogramas de los apartados anteriores y considerando una frecuencia de reloj de 500 MHz, determine el tiempo medio que tarda en ejecutarse la instrucción del apartado b.

# SOLUCIÓN

**a**)

La microsubrutina de fetch puede realizarse con cuatro ciclos:

```
f1: T1, AR \leftarrow PC

f2: Acceso a memoria, PC \leftarrow T1 + 8

f3: DR \leftarrow M(AR)

f4: IR \leftarrow DR, microsalto a C.O.
```

b)

El microprograma de la fase de ejecución sería:

Si Z microsalto a fetch

```
T1, AR \leftarrow SP
     m2:
            DR \leftarrow PC
     m3:
            Acceso a memoria, SP ← T1 - 8
     m4:
     m5:
            M(AR) \leftarrow DR, T2 \leftarrow R2
     m6:
            T2, R2 \leftarrow T2 + 8
            T1 \leftarrow IR(desp)
     m7:
            PC \leftarrow T2 + T1, microsalto a fetch
     m8:
c)
    Tck = 1/500MHz = 2ns
    SiZ = 0
    tNZ_{ejecucion} = Tck \cdot n^{\circ}ciclos = (2 \cdot (4+8))ns = 24ns
```

 $tZ_{ejecucion} = Tck \cdot n^{\circ}ciclos = (2 \cdot (4+1))ns = 10ns$ 

1 (1 punto) Sea una cinta magnética de 1 TB capacidad, con una densidad de grabación lineal de 16.000 bits/mm. Calcule cuántos bloques de 1 MB bytes puede almacenar si los claros IRG son de 2 cm de longitud.

# SOLUCIÓN

$$\frac{10^{12}}{10^6 + (16.000 \times 20/8)} = 998.001 \text{ bloques}$$

- 2 (1 punto) Dado un monitor LCD con una resolución de  $1.920 \times 1.200$  píxeles, 32 bits de profundidad de color y 60 Hz de frecuencia de refresco,
- a) indique si puede ser utilizado conectándolo a una placa gráfica cuya memoria de pantalla es de 64 bits y tiene un tiempo de acceso de 10 ns.
- b) Calcule cuál es la máxima frecuencia de refresco a la que puede funcionar el monitor con esa placa gráfica.

# SOLUCIÓN

a) Requisitos del monitor:

 $1.920 \times 1.200 \times 32/8 \times 60 = 552.960.000$  bytes/s

Capacidad de la placa gráfica:

$$\frac{64/8}{10 \times 10^{-9}} = 800.000.000 \text{ bytes/s}$$

800.000.000 bytes/s  $\geq 552.960.000$  bytes/s : El monitor puede usarse con la placa gráfica.

b) Máxima frecuencia de refresco:

$$\frac{800.000.000 \text{ bytes/s}}{1.920 \times 1.200 \times 32/8 \text{ bytes}} = 86,80 \text{ Hz}$$

- 3 (1 punto) Calcule cuánto tiempo tarda en transmitirse un bloque de 9.600 bytes por una línea serie asíncrona de 57.600 bits/s, 2 bits de stop y bit de paridad par en los casos siguientes:
  - a) Si la conexión es half-duplex.
  - b) Si la conexión es full-duplex.

# SOLUCIÓN

a) Se transmiten 12 bits por cada byte (start, dato, paridad y stop):

$$\frac{9.600 \times 12 \text{ bits}}{57.600 \text{ bits/s}} = 2 \text{ s}.$$

- b) Se transmite la misma información a la misma velocidad: 2 s.
- 4 Sea una unidad de disco duro de brazo móvil con las siguientes características:
  - 81,92·10<sup>9</sup> bytes de capacidad bruta y 80 % de almacenamiento neto.
  - 16 superficies, 200 sectores por pista y 512 bytes de información neta por sector.
  - Velocidad de rotación: 12.000 rpm.
  - El tiempo que emplea en mover la cabeza de un cilindro a otro consecutivo es 0,01 ms.
  - El tiempo de estabilización de las cabezas es 1 ms.
  - a) (2 puntos) Calcule el número de cilindros y la velocidad de transferencia de la unidad de disco.

b) (5 puntos) En el instante t=0 s la cabeza se encuentra situada al comienzo del sector absoluto 0. En ese instante se ordena la lectura de un fichero que ocupa 205.824 bytes. El comienzo del fichero reside en los sectores 3.201.720 y 7.680.921, estando el resto almacenado en sectores consecutivos a partir del 4.483.042. Calcule el instante en el que finaliza la lectura de dicho fichero.

### SOLUCIÓN

a) Número de cilindros:

 $\frac{81,92 \cdot 10^9 \text{ bytes} \times 0,8}{512 \times 200 \times 16} = 40.000 \text{ cilindros}$ 

Velocidad de transferencia:

 $\frac{512}{0.8} \times 200 \times \frac{12.000}{60} = 25, 6 \cdot 10^6 \text{ bytes/s}$ 

b) Tiempo de giro: 60/12.000 = 0,005 s = 5 ms. Tiempo de avance de un sector: 5/200 = 0,025 ms.

Número de sectores del fichero: 205.824 / 512 = 402 sectores.

Coordenadas geométricas (CHS) de los sectores:

 $3.201.720/(16 \cdot 200) = 1.000 \text{ (resto } 1.720)$ 

1.720/200 = 8; resto 120

 $3.201.720 \rightarrow (1.000, 8, 120)$ 

Procediendo de igual forma para los demás:

 $7.680.921 \rightarrow (2.400, 4, 121)$ 

 $4.483.042 \rightarrow (1.400, 15, 42)$ 

Sector 3.201.720:

Tbúsqueda = (1.000 - 0)0.01 + 1 = 11 ms (2 vueltas completas más 1 ms durante el cual avanza 1/0.025 = 40 sectores, quedando las cabezas delante del sector 40).

Tlatencia = (120 - 40)0,025 = 2 ms

Lectura = 0.025

Total: 11 + 2 + 0.025 = 13.025 ms

Sector 7.680.921:

Tbúsqueda = (2.400 - 1.000)0,01 + 1 = 15 ms (3 vueltas completas, quedando las cabezas delante del sector 121).

Tlatencia = 0

Lectura = 0.025 ms

Total: 15 + 0.025 = 15.025 ms

Sector 4.483.042 y siguientes:

Tbúsqueda = (2.400 - 1.500)0,01 + 1 = 11 ms (2 vueltas completas más 1 ms durante el cual avanza 1/0,025 = 40 sectores, quedando las cabezas delante del sector 122 + 40 = 162).

Tlatencia = (200 - 162 + 42)0,025 = 2 ms.

Los siguientes 158 sectores son consecutivos, están en la última pista del cilindro 1.500 y tienen un tiempo de acceso nulo. Para acceder al siguiente sector es preciso mover las cabezas al siguiente cilindro (1.401) empleando 1,01 ms y esperar a que el disco complete una vuelta, quedando nuevamente sobre el sector 0. En total, el tiempo de acceso del siguiente sector son 5 ms. Los últimos 242 sectores (400 - 158) son consecutivos, pertenecen al mismo cilindro y, nuevamente, tienen un tiempo de acceso nulo. El tiempo de lectura de los últimos 400 sectores del fichero son 15 ms (400·0,025 ms + 5 ms correspondientes al cambio de cilindro).

Total = 11 + 2 + 15 = 28 ms

Tiempo total de lectura del fichero:

13,025 + 15,025 + 28 = 56,05 ms

- 1 Un computador cuenta con los dos formatos de representación siguientes:
  - Formato 1. Coma fija, 12 bits en complemento a dos y con la coma situada en el centro: P. ej. 011011,100101
- Formato 2. Coma flotante, 12 bits, el bit superior es el signo, los 5 siguientes el exponente representado en exceso a 16 y los 6 siguientes la mantisa, representada en signo magnitud, con bit implícito y la coma situada a la derecha del bit implícito.
  - a) Determine el rango y resolución de ambos formatos.
  - b) Represente en ambos formatos los números A=26,35 y B=-0,41.
- c) Realice la suma A+B en ambos formatos determinando el valor decimal del resultado. Para el formato de coma flotante utilice un bit de guarda y un bit retenedor y redondeo por forzado a 1.

### SOLUCIÓN

a) Rango y resolución de los formatos.

#### Formato 1.

$$\left\{\begin{array}{lll} \texttt{100000,000000} & \to & -2^5 \\ \texttt{011111,111111} & \to & 2^5 - 2^{-6} \end{array}\right.$$

$$Rango = [-2^5, 2^5 - 2^{-6}]$$

 $Resolucion = 2^{-6}$ 

#### Formato 2.

Exponente: [-16, 15]. Como hay que reservar el exponente -16 para la representación del cero, el rango del exponente queda: [-15, 15].

Mantisa: 
$$\pm \left\{ \begin{array}{ll} 1,000000 & \to & 1 \\ 1,111111 & \to & 2-2^{-6} \end{array} \right.$$

$$Rango = \pm \left[1 \cdot 2^{-15}, (2 - 2^{-6}) \cdot 2^{15}\right] \cup 0$$

$$Resolution = 2^{-6} \cdot 2^{E}$$

#### b) Representación de los númetos

$$A = \text{H}'440\text{B} = 0\ 100010\ 000001011 = +1,000001011 \cdot 2^2 = 100,0001011 = 4,0859375$$

$$B = H'BDDA = 1$$
 011110 111011010 = -1,111011010  $\cdot 2^{-2} = -$ ,011110110100 = -0,481445312

$$A = +26,35 = H'+1A,59 = +11010,01011001$$

$$B = -0.41 = H' - .68F = -.01101000111$$

#### Formato 1.

$$A = 011010,010110 = H'696$$

$$B = -000000,011010 = 111111,100110 = H'FE6$$

#### Formato 2.

$$A = +1,101001 \cdot 2^4 = 0$$
 10100 101001 = H'529

$$B = +1,101000 \cdot 2^{-2} = 1$$
 01110 101000 = H'BA8

c) Suma A+B.

### Formato 1.

$$A + B = 011001,111100 = H'67C = +25,9375$$

#### Formato 2.

Los números a sumar son:

$$A = +1,101001 \cdot 2^4$$
  $B = +1,101000 \cdot 2^{-2}$ 

La diferecia de exponentes:  $E_A - E_B = 4 - (-2) = 6$  nos dice que hay que desplazar la mantisa de B seis lugares a la derecha. Si partimos de:

$$B = +1,101000 \cdot 2^{-2}$$

Al desplazar seis lugares (teniendo en cuenta el bit retenedor) queda:

$$B = +0,000001 \ 1 \ 1 \cdot 2^4$$

Se realiza la suma de mantisas (resta):

$$A + B = +1,100111 \cdot 2^4 = 0$$
 10100 100111 = H'527 = 11001,11 = +25,75

2 La figura que se muestra a continuación (Figura 1) representa la estructura de un procesador de 32 bits con Unidad de control cableada y direccionamiento a nivel de palabra. Los accesos a memoria tienen una duración de 2 ciclos de reloj y los incrementos o decrementos de cualquier registro deben realizarse a través de la ALU.



Figura 1. Estructura de la CPU y operaciones de la ALU

- a) Exprese a nivel RT (transferencia entre registros) las operaciones elementales que se producen en cada uno de los ciclos de la ejecución de la instrucción de dos palabras LD .R3, /dir . En la segunda palabra de esta instrucción load se ubica la dirección dir especificada en el segundo operando.
- b) Represente en la plantilla del cronograma adjunto (Figura 2) todas las señales de control que se activan en cada uno de los ciclos de reloj correspondientes a la fase de ejecución de la instrucción anterior (por tanto, no debe incluir en el cronograma las señales debidas a la fase de fetch).

# SOLUCIÓN

a) La instrucción realiza dos accesos a memoria, durante su fase de ejecución: el primero para leer la dirección que se encuentra en la segunda palabra de la instrucción y el segundo para leer el contenido de esta dirección.

Seguidamente, carga el registro R3 con este valor.

Las operaciones elementales que se realizan en cada ciclo de reloj, incluyendo la fase de fetch, son las siguiente:

- c1: AR<- PC
- c2: ICM, R, PC<- PC + 1
- c3: DR<- M(AR)
- c4: RI<- DR
- c5: Decodificación
- c6: AR<- PC
- c7: ICM, R, PC<- PC + 1
- c8: DR<- M(AR)
- c9: AR<- DR
- c10: ICM, R
- c11: DR<- M(AR)
- c12: R3<- DR
- b) El cronograma de la fase de ejecución de la instrucción, se muestra en hoja aparte.

Figura 2. Plantilla del cronograma a entregar



Figura 2. Plantilla del cronograma a entregar